国产日韩欧美一区二区三区三州_亚洲少妇熟女av_久久久久亚洲av国产精品_波多野结衣网站一区二区_亚洲欧美色片在线91_国产亚洲精品精品国产优播av_日本一区二区三区波多野结衣 _久久国产av不卡

?

鎖相環(huán)設(shè)計(jì)中的功率分配與分頻器配置方法

2012-01-31 05:21:26楊繼松寧永海
電視技術(shù) 2012年13期
關(guān)鍵詞:分頻器輸入阻抗混頻器

楊繼松,韓 喆,邢 鈞,寧永海

(1.河南科技大學(xué) 電子信息工程學(xué)院,河南 洛陽471003;2.國家廣播電視產(chǎn)品質(zhì)量監(jiān)督檢驗(yàn)中心,北京100015)

鎖相環(huán)頻率合成器[1]是基于一個高精度和高穩(wěn)定度的標(biāo)準(zhǔn)參考頻率源,產(chǎn)生一系列參考頻率倍數(shù)的輸出頻率,且具有相同的精度和穩(wěn)定度。鎖相環(huán)頻率合成器特別適用于具有固定頻率間隔的廣播、電視和多信道無線通信中,最典型的應(yīng)用是在超外差式接收機(jī)中產(chǎn)生混頻器所需的本地振蕩信號[2]。眾所周知,基于鎖相環(huán)的頻率合成器由作為參考頻率源的晶體振蕩器、相頻檢測器、壓控振蕩器、環(huán)路濾波器和分頻器組成,是一個數(shù)字控制型的模擬電路結(jié)構(gòu)[3]。在電路設(shè)計(jì)中必然會涉及到模擬電路的阻抗匹配、功率傳輸與分配、濾波等問題,以及數(shù)字分頻器的配置問題。本文針對該應(yīng)用目的,對工程設(shè)計(jì)中遇到的關(guān)鍵技術(shù)問題進(jìn)行研究。

晶體振蕩器為鎖相環(huán)提供參考頻率,較強(qiáng)的參考頻率信號強(qiáng)度會帶來較好的相位噪聲性能。因此,晶體振蕩器的輸出功率應(yīng)盡最大可能地提供給鎖相環(huán)的參考頻率輸入端。然而,鎖相環(huán)參考頻率輸入端的純?nèi)菪暂斎胱杩箤ψ畲蠊β蕚鬏敚约皾M足晶體振蕩器正常工作條件所需的端接電路的設(shè)計(jì)帶來了極大的挑戰(zhàn)。傳統(tǒng)的饋電電路結(jié)構(gòu)存在不足,難以兼顧二者的需要,需要進(jìn)行改進(jìn),合理地設(shè)計(jì)饋電電路[4]。壓控振蕩器的輸出阻抗是50Ω,正常工作條件下,應(yīng)該端接50Ω的負(fù)載,但由于壓控振蕩器的輸出除了作為本地振蕩頻率提供給混頻器外,還要分出一路反饋信號提供給鎖相環(huán)的射頻輸入端?;祛l器的輸入阻抗通常也是50Ω,而鎖相環(huán)的射頻輸入端的輸入阻抗是復(fù)阻抗,遠(yuǎn)遠(yuǎn)偏離50Ω,且隨頻率變化,這給壓控振蕩器的輸出端口阻抗匹配和本地振蕩器的最大功率輸出非常不利,需要采取阻抗匹配措施。傳統(tǒng)的阻抗匹配電路功率損耗太大,也需要進(jìn)行改進(jìn)。另外,鎖相環(huán)射頻反饋支路上的N分頻器是一個雙模預(yù)分頻器結(jié)構(gòu),包含A和B兩個分頻器(N=A+P×B,其中P是預(yù)分頻值,可選取8,16,32,64等固定值),用于降低VCO的輸出頻率,并與晶體振蕩器經(jīng)參考分頻器(R)分頻后的參考頻率信號進(jìn)行相頻比較。對于給定的參考頻率源和所要產(chǎn)生的一系列本地振蕩頻率值,如何合理地配置R,A和B分頻器的值,也是工程設(shè)計(jì)中需要解決的問題,本文將提供一個通用的算法。盡管環(huán)路濾波器也是鎖相環(huán)頻率合成器設(shè)計(jì)中的一項(xiàng)重要內(nèi)容,但由于關(guān)于環(huán)路濾波器的設(shè)計(jì)[5]已有類似于ADIsimuPLL的仿真設(shè)計(jì)軟件可以方便地進(jìn)行。

1 理論分析

1.1 晶體振蕩器對鎖相環(huán)參考頻率輸入端的饋電問題

晶體振蕩器是鎖相環(huán)頻率合成器的重要組成部分,它的作用是為PLL參考頻率輸入端提供一個穩(wěn)定的參考頻率。除了參考頻率的相位噪聲應(yīng)遠(yuǎn)低于系統(tǒng)設(shè)計(jì)指標(biāo)要求外,參考頻率的功率也應(yīng)該達(dá)到一定的電平,盡管PLL對參考頻率功率電平的可接受范圍很寬,但較強(qiáng)的參考頻率信號強(qiáng)度會帶來較好的相位噪聲性能,如+5 dBm(相對于50Ω系統(tǒng))的功率電平將會產(chǎn)生優(yōu)越的性能。對于晶體振蕩器來說,提供+5 dBm的功率電平并非難事,但問題的關(guān)鍵是PLL參考頻率輸入端的等效輸入阻抗呈容性,等效于一個容值為5 pF的電容[4],晶體振蕩器相當(dāng)于對一個純電容負(fù)載饋電。盡管晶體振蕩器并不嚴(yán)格要求負(fù)載是50Ω,但端接一個純電容負(fù)載嚴(yán)重地偏離了50Ω的最佳工作狀態(tài),導(dǎo)致輸出頻譜中出現(xiàn)了較強(qiáng)的二次諧波和三次諧波成分。通常的做法是在PLL參考頻率輸入端并聯(lián)一個50Ω的電阻Rb,以改善晶體振蕩器的工作條件,如圖1所示。在晶振和PLL的參考頻率輸入端之間并聯(lián)一個電阻Rb,但此時的負(fù)載相當(dāng)于電阻Rb和PLL參考頻率輸入端等效電容C并聯(lián),對于容值為5 pF的電容和10 MHz的晶振頻率,電容的容抗要遠(yuǎn)大于50Ω的電阻,從而導(dǎo)致晶振輸出電流的絕大部分被電阻Rb分流,能量消耗在電阻Rb上,PLL分得的信號能量極少,造成參考頻率信號能量的極大浪費(fèi),因此需要對這種饋電方式進(jìn)行改進(jìn)。

圖1 晶振和PLL參考頻率輸入端的連接電路示意圖

本文提出的改進(jìn)方法如圖2所示,在晶振和PLL的參考頻率輸入端之間串聯(lián)一個電阻Rc,這樣電阻Rc不但不會分流,而且還和PLL的等效輸入電容一起構(gòu)成一個RC低通濾波器,能夠?yàn)V除晶振因負(fù)載失配所產(chǎn)生的諧波成分。電阻Rc和電容C是分壓關(guān)系,調(diào)整電阻Rc的值可改變二者的分壓比例,同時也改變了RC低通濾波器的截止頻率。如果把截止頻率點(diǎn)設(shè)置到晶振的基波頻率上,則電容分得的電壓是晶振輸出電壓的0.707倍,相應(yīng)地分得的功率是晶振輸出功率衰減3 dB后的值,即功率的1/2。實(shí)驗(yàn)測試結(jié)果也證實(shí)了,采用這種串聯(lián)方式,極大地提高了PLL輸入?yún)⒖碱l率信號的能量,很大程度地減少了能量損失,于此同時還能抑制或?yàn)V除二次諧波、三次諧波和其他高次諧波成分,為改善PLL的相位噪聲性能創(chuàng)造了有利條件。

圖2 改進(jìn)的晶振和PLL參考頻率輸入端連接電路示意圖

1.2 VCO輸出功率分配與阻抗匹配電路改進(jìn)型設(shè)計(jì)

當(dāng)鎖相環(huán)頻率合成器用于混頻器的本振信號源時,總希望本振輸出的信號有足夠的強(qiáng)度。而本振輸出功率的大小并不完全由VCO的輸出功率決定,因?yàn)閂CO的輸出除了供給混頻器外,還要分出一路反饋給PLL的射頻信號輸入端,這樣VCO的輸出端口與混頻器和PLL射頻信號的輸入端三者之間構(gòu)成了一個T型電路結(jié)構(gòu)。由于VCO輸出阻抗和混頻器的輸入阻抗均為50Ω,在正常工作條件下,均要求端口外接50Ω的負(fù)載,為了滿足端口外接匹配負(fù)載的要求,通常采用如圖3所示的T型電阻匹配網(wǎng)絡(luò)[6]。

圖3傳統(tǒng)的T型電阻匹配網(wǎng)絡(luò)

圖3 中電阻R1,R2,R3的阻值均為16.5Ω,并聯(lián)于PLL射頻信號反饋輸入端口的電阻R4的阻值為50Ω,其目的是與PLL射頻信號反饋輸入端口的輸入阻抗Zin并聯(lián)后實(shí)現(xiàn)與外部50Ω系統(tǒng)的匹配(其實(shí)這種假設(shè)很難成立)。從VCO端口向匹配網(wǎng)絡(luò)看進(jìn)去的總的輸入阻抗ZΣ是電阻R3和R4串聯(lián)后與電阻R2和混頻器輸入阻抗Rin(等于50Ω)串聯(lián)后的阻抗并聯(lián),然后再與電阻R1串聯(lián),公式為

同理,從混頻器輸入端口向匹配網(wǎng)絡(luò)看進(jìn)去的總的輸入阻抗ZΣ是電阻R3和R4串聯(lián)后與電阻R1和VCO輸出阻抗Rout(等于50Ω)串聯(lián)后的阻抗并聯(lián),然后再與電阻R2串聯(lián)。它們的共同特征是總的輸入阻抗,公式為

可見,該T型電阻匹配網(wǎng)路從任意端口看進(jìn)去的輸入阻抗均等于50Ω,滿足VCO和混頻器外接負(fù)載的要求。但該匹配網(wǎng)絡(luò)的插入損耗為

因此采用這種電路連接形式,從VCO輸出的信號能量輸入到混頻器時衰減了6 dB。以Mini-circuits生產(chǎn)的JTOS-400型的VCO為例,其輸出功率高達(dá)9 dBm,但經(jīng)T型電阻匹配網(wǎng)絡(luò)衰減后,混頻器得到的能量不足3 dBm,不能滿足混頻器對本振的輸出功率要求,需要增加額外的驅(qū)動放大電路;而另一方面,PLL所需的射頻輸入信號能量很小,一般-20 dBm就足夠了,但反饋回來的和混頻器得到的一樣,也是3 dBm,造成了能量的極大浪費(fèi),所以需要對這種電路結(jié)構(gòu)進(jìn)行改進(jìn)。在滿足PLL正常工作所需要的射頻反饋信號能量,以及VCO和混頻器端口外接負(fù)載的條件下,為了最大限度地把VCO輸出的能量分配給混頻器,減小因過多的反饋給PLL所造成的能量損失,摒棄了傳統(tǒng)的T型電阻匹配網(wǎng)絡(luò)形式,提出了如圖4所示的改進(jìn)的T型匹配網(wǎng)絡(luò)結(jié)構(gòu)。

圖4 改進(jìn)后的T型匹配網(wǎng)絡(luò)

直接在反饋支路上串接一個大電阻Rs,使其滿足Rs+R?50Ω條件,此時無論是從VCO輸出端還是從混頻器輸入端向T型網(wǎng)絡(luò)看進(jìn)去的輸入阻抗均為該大電阻Rs與PLL系統(tǒng)的輸出阻抗(R+jX)串聯(lián)后再和50Ω的系統(tǒng)阻抗并聯(lián)的結(jié)果,即

式中:RΣ=Rs+R,Rin=Rout=50Ω。當(dāng)RΣ?50Ω,RΣ?X時,(X/(RΣ+50Ω))2≈0,RΣ/(RΣ+50Ω)≈1,則≈50Ω,RΣ?X。

例如,若取Rs=500Ω,當(dāng)R=15Ω,X=80Ω滿足RΣ=Rs+R=515Ω?50Ω的條件,且RΣ?X=80Ω時,有=j=(45.66+j 0.614)Ω≈50Ω。所以,圖4所示電路均滿足VCO和混頻器端口對外接負(fù)載的要求,且電路比較簡單。最重要的是,VCO的輸出電壓和混頻器的輸入電壓的比值為1,沒有分壓衰減,且由于反饋支路串聯(lián)了一個大電阻Rs,電流分流也很小,VCO輸出能量的損失也就很小。實(shí)測結(jié)果可以使VCO提供給混頻器信號能量高達(dá)8 dBm,也使從VCO反饋給PLL的信號強(qiáng)度降低到-20 dBm水平,減少了不必要的能量損失,提高了鎖相環(huán)頻率合成器的輸出功率,不需要增加額外的驅(qū)動放大電路就能夠滿足混頻器對PLL頻率合成器作為本振的輸出功率要求。

1.3 鎖相環(huán)R與N分頻器的配置方法

PLL頻率合成器的輸出頻率fout與參考頻率fi和PLL的分頻器R和N之間的關(guān)系fout=fi×N/R=fi(A+P×B)/R可知,對于給定的參考頻率fi,fout取決于對R和N的配置。其中參考頻率信號fi經(jīng)過R分頻后輸入鑒相器,此頻率稱為相頻檢測頻率,即fPFD=fi/R。對于PLL系統(tǒng),要求相頻檢測頻率的取值應(yīng)與接收信號的信道間隔頻率之間成整數(shù)倍關(guān)系,即信號頻率間隔應(yīng)能被相頻檢測頻率整除(頻相檢測頻率最大可等于信道間隔頻率)。滿足此條件時鎖相環(huán)才能鎖定,輸出穩(wěn)定的合成信號。因此R分頻器值的確定取決于PLL系統(tǒng)對相頻檢測頻率的要求。一旦R分頻器的值確定,那么N分頻器的值也就確定了。但由于N分頻器是一個雙模預(yù)分頻器結(jié)構(gòu),它由A和B兩部分組成(N=A+P×B,其中P是預(yù)分頻值,可選取8,16,32,64等固定值),給分頻器的配置帶來了一定的困難。這里將結(jié)合實(shí)際應(yīng)用例子分別給出多頻點(diǎn)和單頻點(diǎn)輸出的PLL頻率合成器中R與N分頻器的配置方法。

1.3.1 多頻點(diǎn)PLL頻率合成器中R與N分頻器配置方法

假設(shè)某一型號的GMSK接收機(jī)接收的信號頻率范圍為135.187 5~173.5 MHz,信道間隔為0.375 MHz,信道的中心頻率為:fn=(135.187 5+n×0.375)MHz,其中(n=0,1,2,…)。若要求各信道信號經(jīng)混頻器混頻后,均轉(zhuǎn)換成中心頻率為71 MHz的固定頻率信號,則對應(yīng)地要求作為本地振蕩器的PLL輸出一系列的頻率信號:fout=fn+71 MHz=(206.187 5+n×0.375)MHz,其中(n=0,1,2,…)。由于fout=(206.187 5+n×0.375)MHz=fi(A+式中fi/R是相頻檢測頻率,它與信道間隔頻率之間應(yīng)滿足整數(shù)倍的關(guān)系,這是綜合設(shè)計(jì)PLL環(huán)路濾波器時所要求的。即fPFD=fi/R=0.375 MHz/Z,這里Z和R必須取正整數(shù)。當(dāng)fi=10 MHz時,若取Z=1,即相頻檢測頻率等于信道間隔,此時計(jì)算所得R不是整數(shù),不滿足要求;依次尋找,當(dāng)Z=6時,對應(yīng)的參考分頻R=160,相頻檢測頻率為:fPFD=fi/R=0.062 5 MHz,因?yàn)?×fPFD=0.375 MHz,相當(dāng)于每6個相頻檢測頻率間隔取1個數(shù)據(jù),仍然可以滿足鎖相環(huán)的穩(wěn)定條件。所以,R=160符合鎖相環(huán)的設(shè)計(jì)要求。當(dāng)R=160時,得16fi/R=1 MHz,將此項(xiàng)值代入(3 299+n×3×2)MHz中,則B=(3 299-A)/8+n×3/4。

1)當(dāng)n=4m(m=0,1,2,…m)時,B=(3 299-A)/8+3m。若取A=3,則B=412+3m(其中,m=n/4)。

2)當(dāng)n=4m+1(m=0,1,2,…)時,B=(3 299-A+6)/8+3m。若取A=3+6=9,則B=412+3m(其中,m=(n-1)/4)。

3)當(dāng)n=4m+2(m=0,1,2…)時,B=(3 299-A+12)/8+3m。若取A=3+12=15,則B=412+3m(其中,m=(n-2)/4)。

4)當(dāng)n=4m+3(m=0,1,2,…m)時,B=(3 299-A+18)/8+3m若取A=3+18=21,則B=412+3m(其中,m=(n-3)/4)。

A,B,m各數(shù)據(jù)隨n的變換規(guī)律總結(jié)如下:

n=0,1,2,3,4,5,6,7,8,9,10,11,…

m=[n/4]=0,0,0,0,1,1,1,1,2,2,2,2,…

B=412+3m=402+3×0,412+3×1,412+3×2,…

k=n-4m=0,1,2,3,0,1,2,3,0,1,2,3,…

A=3+6k=3,9,15,21,3,9,15,21,3,9,15,21,…

綜上所述,PLL分頻器A,B,R可取的一系列數(shù)值為:R=160,A=3+6k(k=0,1,2,3),B=412+3m(m=0,1,2,…)??梢则?yàn)證,在參考頻率fi=10 MHz和信道間隔0.375 MHz的給定條件下,將PLL的各分頻器配置成:R=160,A=3+6k(k=0,1,2,…)和B=412+3m(m=0,1,2,3,…),則PLL作為本地振蕩器產(chǎn)生的輸出頻率為

即證之這種配置方法可行。

1.3.2 單頻點(diǎn)PLL頻率合成器中的R與N分頻器的配置方法

通常等頻率間隔的多信道信號經(jīng)混頻器下變頻后,輸出的第一中頻71 MHz固定頻點(diǎn)信號,再經(jīng)第二混頻后得到一個10.7 MHz的第二中頻信號,PLL作為混頻器的本地振蕩器僅需要輸出一個81.7 MHz的固定頻率信號,即:fout=fi(A+P×B)/R=fi(A+8×B)/R=81.7 MHz,(A+8×B)。

由于是點(diǎn)頻工作,PLL的環(huán)路濾波器設(shè)計(jì)對相頻檢測頻率fPFD=fi/R不再有限制。在給定的參考頻率fi=10 MHz的條件下,R的取值只需保證10fi/R為整數(shù)即可。當(dāng)取R=100時,則10fi/R=1,即可滿足要求(對應(yīng)地PLL相頻檢測頻率為0.1 MHz),上式變?yōu)?817=A+8×B,即B=(817-A)/8。若取A=17時,則B=100??梢则?yàn)證,在參考頻率fi=10 MHz的給定條件下,給PLL的各分頻器配置成:R=100,A=17,B=100,則PLL作為本地振蕩器產(chǎn)生的輸出頻率為81.7 MHz,即證之。

2 結(jié)論

通過改變參考頻率源與鎖相環(huán)參考頻率輸入端之間的饋電電路形式,既改善了晶體振蕩器的負(fù)載端接條件,又濾除掉了高次諧波成分,增強(qiáng)了鎖相環(huán)參考頻率信號的輸入功率,提高了相位噪聲性能。通過對傳統(tǒng)的VCO輸出T型電阻功率分配網(wǎng)絡(luò)的改進(jìn),調(diào)整了VCO輸出的功率分配比例,減小了因功率過多地分配給PLL反饋支路所造成的損失,最大限度地把VCO的功率分配給端接負(fù)載,提高了鎖相環(huán)頻率合成器的輸出功率。給出了多頻點(diǎn)和單頻點(diǎn)PLL頻率合成器中R與N分頻器的通用配置方法。實(shí)驗(yàn)驗(yàn)證了理論分析和設(shè)計(jì)方法的正確性。

[1]遠(yuǎn)坂俊昭.鎖相環(huán)(PLL)電路設(shè)計(jì)與應(yīng)用[M].何希才,譯.北京:科學(xué)出版社,2006:1-14.

[2]黃智偉.無線發(fā)射與接收電路設(shè)計(jì)[M].北京:北京航空航天大學(xué)出版社,2004:8-14.

[3]白居先.低噪聲頻率合成[M].西安:西安電子科技大學(xué)出版社,1995:90-109.

[4]張厥盛,鄭繼禹,萬心平,等.鎖相技術(shù)[M].西安:西安電子科技大學(xué)出版社,2006.

[5]GARDNER F M.鎖相環(huán)技術(shù)[M].北京:人民郵電出版社,2007:80-102.

[6]TI.High-performance integer-N PLL frequency systhesizer[EB/OL].http:∥www.ti.com/.

猜你喜歡
分頻器輸入阻抗混頻器
一種基于0.18μm SiGe工藝的8GHz前置分頻器
高頻、低相噪、雙模分頻器設(shè)計(jì)
應(yīng)用于信道產(chǎn)品中混頻器的簡單分析
隨機(jī)解調(diào)中RC開關(guān)混頻器的頻域分析與硬件設(shè)計(jì)
電子制作(2017年7期)2017-06-05 09:36:13
漏/阻雙模高性能D波段無源混頻器
優(yōu)化負(fù)載變換器輸入阻抗的輸入電流內(nèi)環(huán)控制方法
電阻應(yīng)變式稱重傳感器原理及故障分析
復(fù)雜大地甚低頻十三塔傘形天線陣的互耦效應(yīng)
無線電工程(2015年8期)2015-03-15 06:08:46
寬帶3 GHz至8 GHz混頻器憑借25 dBmOIP3和2 dB轉(zhuǎn)換損耗改善上變頻性能
DRM/DAB/AM/FM頻率綜合器中吞吐脈沖分頻器的設(shè)計(jì)
汉沽区| 柏乡县| 易门县| 乐至县| 怀化市| 瑞昌市| 昆山市| 上思县| 井陉县| 射洪县| 扎鲁特旗| 江永县| 台北市| 讷河市| 邹平县| 射洪县| 定边县| 奎屯市| 巴林左旗| 集贤县| 兴隆县| 白城市| 隆林| 乐都县| 保山市| 邵阳县| 苏州市| 萨迦县| 遂宁市| 龙游县| 财经| 博兴县| 青海省| 五大连池市| 游戏| 洪泽县| 衡南县| 汉川市| 民县| 上高县| 色达县|