国产日韩欧美一区二区三区三州_亚洲少妇熟女av_久久久久亚洲av国产精品_波多野结衣网站一区二区_亚洲欧美色片在线91_国产亚洲精品精品国产优播av_日本一区二区三区波多野结衣 _久久国产av不卡

?

基于JESD204B協(xié)議的接收端電路設(shè)計(jì)*

2023-01-02 09:19孔玉禮陳婷婷萬(wàn)書(shū)芹
電子與封裝 2022年12期
關(guān)鍵詞:傳輸層接收端鏈路

孔玉禮,陳婷婷,萬(wàn)書(shū)芹,邵 杰

(1.中國(guó)人民解放軍海軍七〇一工廠,北京 100000;2.中國(guó)電子科技集團(tuán)公司第五十八研究所,江蘇 無(wú)錫 214035)

1 引言

隨著高速率數(shù)據(jù)應(yīng)用需求的不斷增長(zhǎng),數(shù)據(jù)轉(zhuǎn)換器的速率和動(dòng)態(tài)范圍進(jìn)一步提升,串行傳輸成為轉(zhuǎn)換器與邏輯設(shè)備之間進(jìn)行數(shù)據(jù)通信的主要方式[1]。聯(lián)合電子設(shè)備工程委員會(huì)參考PCIE、SRIO等串行總線傳輸協(xié)議的優(yōu)勢(shì),制定并發(fā)布了JESD204B串行接口協(xié)議[2],可提供足夠的帶寬,并與轉(zhuǎn)換器的高采樣速率保持平衡[3]。目前,基于JESD204B協(xié)議的串行接口成為高速轉(zhuǎn)換器接口電路的首選[4]。

國(guó)內(nèi)對(duì)于轉(zhuǎn)換器接口的研究已取得了一定的進(jìn)展,但在設(shè)計(jì)應(yīng)用以及指標(biāo)實(shí)現(xiàn)方面相較于國(guó)際先進(jìn)水平尚存在較大的提升空間。付東兵[5]等基于JESD204B協(xié)議設(shè)計(jì)了接收端的數(shù)據(jù)鏈路層電路,與賽靈思(Xilinx)的JESD204B v6.1發(fā)送端知識(shí)產(chǎn)權(quán)(IP)核完成了環(huán)回對(duì)接驗(yàn)證,但研究層次僅為電路綜合階段;袁曉偉[6]實(shí)現(xiàn)了接收端數(shù)字電路并成功應(yīng)用于數(shù)模轉(zhuǎn)換器芯片中,其單通道最高傳輸速率為10 Gbit/s,未能達(dá)到協(xié)議所支持的12.5 Gbit/s,且該接收端電路僅有一種鏈路工作模式。

本文在深入分析JESD204B協(xié)議的基礎(chǔ)上,采用Verilog HDL語(yǔ)言設(shè)計(jì)了一款可適用于4通道、16 bit、2.5 GSa/S數(shù)模轉(zhuǎn)換器的接口電路,并建立通用驗(yàn)證方法學(xué)(UVM)平臺(tái)仿真驗(yàn)證電路功能的正確性?;谀?5 nm互補(bǔ)金屬氧化物半導(dǎo)體(CMOS)工藝對(duì)該接收端電路進(jìn)行電路綜合和版圖設(shè)計(jì),流片后的樣片電路單通道最高傳輸速率為12.5 Gbit/s,可支持10種鏈路工作模式,適用于多種場(chǎng)合。

2 接收端電路的基本原理

JESD204B協(xié)議分為應(yīng)用層、物理層、數(shù)據(jù)鏈路層和傳輸層4個(gè)層級(jí)。首先,物理層將接收端電路接收到的數(shù)據(jù)流進(jìn)行時(shí)鐘/數(shù)據(jù)恢復(fù)(CDR)并反序列化;然后,將其傳遞到數(shù)據(jù)鏈路層,實(shí)現(xiàn)鏈路建立和數(shù)據(jù)處理[7];最后,經(jīng)由傳輸層將通道上的幀數(shù)據(jù)映射為轉(zhuǎn)換器采樣數(shù)據(jù)輸出[8],而應(yīng)用層不在協(xié)議規(guī)范之內(nèi),電路的數(shù)據(jù)流向如圖1所示。

圖1 電路的數(shù)據(jù)流向

2.1 應(yīng)用層

應(yīng)用層的作用是配置接收端的鏈路參數(shù),鏈路參數(shù)主要根據(jù)電路設(shè)計(jì)需求和內(nèi)部結(jié)構(gòu)進(jìn)行合理選擇。接收端電路采用應(yīng)用層配置鏈路參數(shù)時(shí),與之實(shí)現(xiàn)數(shù)據(jù)交互的發(fā)送端電路也需要配置與之完全相同的鏈路參數(shù),從而保證傳輸數(shù)據(jù)的有效性。

2.2 物理層

物理層是數(shù)據(jù)進(jìn)入接收端電路中經(jīng)過(guò)的第一個(gè)層級(jí),由電流模式邏輯(CML)接收器、均衡器、時(shí)鐘/數(shù)據(jù)恢復(fù)和串并轉(zhuǎn)換模塊組成[9],采用模擬集成電路設(shè)計(jì)方法進(jìn)行設(shè)計(jì)。JESD204B協(xié)議支持3種物理層規(guī)范,分別為L(zhǎng)V-OIF-Sx15、LV-OIF-6G-SR和LV-OIF-11G-SR,目前,最常用的規(guī)范為L(zhǎng)V-OIF-11G-SR,其最高數(shù)據(jù)傳輸速率可達(dá)12.5 Gbit/s,也是本文接收端電路中采用的物理層規(guī)范。

2.3 數(shù)據(jù)鏈路層

數(shù)據(jù)鏈路層主要實(shí)現(xiàn)發(fā)送端與接收端之間的鏈路建立、數(shù)據(jù)處理功能,同時(shí)接收端電路的數(shù)據(jù)鏈路層還需要實(shí)時(shí)監(jiān)測(cè)鏈路的狀態(tài)并做出錯(cuò)誤統(tǒng)計(jì),確保電路正常工作。

鏈路建立分為代碼組同步(CGS)和初始通道同步(ILS)2個(gè)過(guò)程。在CGS期間,一旦接收端電路連續(xù)檢測(cè)到固定數(shù)量的/K28.5/字符后將改變同步信號(hào)SYNC~信號(hào)的值,發(fā)送端檢測(cè)到SYNC~信號(hào)的變化則按需求進(jìn)入ILS階段,此時(shí)收、發(fā)2端以初始通道同步序列(ILAS)完成信息交互。

鏈路建立完成后,接收端電路開(kāi)始接收用戶數(shù)據(jù)[10],進(jìn)行8 B/10 B解碼、控制字符還原、解擾,分別對(duì)應(yīng)了發(fā)送端電路中的8 B/10 B編碼、控制字符替換以及加擾的操作。此外,JESD204B協(xié)議規(guī)定了接收端能夠檢測(cè)系統(tǒng)中可能出現(xiàn)的錯(cuò)誤并進(jìn)行相應(yīng)處理。

2.4 傳輸層

接收端電路傳輸層的作用是將通道上的幀格式數(shù)據(jù)按照鏈路工作模式映射為轉(zhuǎn)換器原始采樣數(shù)據(jù)。鏈路工作模式主要與參數(shù)F、L、M、S有關(guān)。F為每幀中8 B的數(shù)量,L為設(shè)備中的通道數(shù)量,M為設(shè)備中轉(zhuǎn)換器的數(shù)量,S為單個(gè)轉(zhuǎn)換器每個(gè)幀時(shí)鐘周期的采樣數(shù)量。映射過(guò)程中還要考慮轉(zhuǎn)換器分辨率N和樣本寬度N'的大小。

3 接收端電路設(shè)計(jì)

3.1 整體設(shè)計(jì)

根據(jù)JESD204B協(xié)議和項(xiàng)目設(shè)計(jì)要求,對(duì)接收端電路功能進(jìn)行詳細(xì)的劃分。接收端電路的整體架構(gòu)如圖2所示,物理層采用高精度的模擬電路實(shí)現(xiàn),且應(yīng)用層不屬于協(xié)議規(guī)范,因此圖2中主要?jiǎng)澐值氖菙?shù)據(jù)鏈路層和傳輸層的各個(gè)功能模塊。數(shù)據(jù)鏈路層功能復(fù)雜,數(shù)據(jù)先后流經(jīng)數(shù)據(jù)對(duì)齊、8 B/10 B解碼器、控制字符還原、解擾器、接收緩沖器電路,同時(shí)進(jìn)行鏈路同步和錯(cuò)誤統(tǒng)計(jì),傳輸層電路僅包含一個(gè)解幀器模塊,其輸出即為接收端電路的最終輸出信號(hào)。

圖2 接收端電路的整體架構(gòu)

JESD204B協(xié)議中所支持的單通道數(shù)據(jù)傳輸速率最高為12.5 Gbit/s,為了便于數(shù)字電路的處理并滿足最高傳輸速率的要求,本設(shè)計(jì)在物理層串并轉(zhuǎn)換電路中,將串行輸入的數(shù)據(jù)轉(zhuǎn)換成40 bit的并行數(shù)據(jù)輸出,降低了數(shù)字電路的工作頻率。在數(shù)據(jù)鏈路層和傳輸層,本設(shè)計(jì)以4路并行的方式處理接收到的40 bit數(shù)據(jù),每路處理10 bit數(shù)據(jù),降低了電路的設(shè)計(jì)復(fù)雜度。

3.2 應(yīng)用層設(shè)計(jì)

對(duì)于決定鏈路工作模式的參數(shù),JESD204B協(xié)議給出了寬泛的范圍??紤]到芯片的面積和功耗,選擇合適的鏈路參數(shù)組合極為重要。由于接收端電路最終作為4通道、16 bit數(shù)模轉(zhuǎn)化器接口電路,設(shè)備中包含的轉(zhuǎn)換器數(shù)量不超過(guò)4個(gè),轉(zhuǎn)換器的分辨率N以及樣本寬度N'取16。為了減少接收端電路與轉(zhuǎn)換器模擬電路之間的串?dāng)_,每個(gè)轉(zhuǎn)換器每幀發(fā)送的樣本數(shù)S取整數(shù),從而確定了鏈路中的通道數(shù)L,L的取值滿足式(1),其中fFC為幀時(shí)鐘的頻率。根據(jù)已知參數(shù)M、S、N'和L,確定F的取值,見(jiàn)式(2)。最終,接收端電路確定了Mode1至Mode10共10種鏈路工作模式,鏈路工作模式如表1所示。

表1 鏈路工作模式

3.3 數(shù)據(jù)鏈路層設(shè)計(jì)

3.3.1 鏈路同步

為了便于代碼設(shè)計(jì)與維護(hù),采用狀態(tài)機(jī)實(shí)現(xiàn)鏈路同步模塊中的代碼組同步和初始通道同步。圖3(a)為代碼組同步狀態(tài)轉(zhuǎn)換圖,代碼組同步由3個(gè)狀態(tài)構(gòu)成。在CS_INIT狀態(tài)下,當(dāng)電路檢測(cè)到4個(gè)連續(xù)的控制字符/K28.5/時(shí),電路進(jìn)入CS_CHECK狀態(tài)。在CS_CHECK狀態(tài)下,對(duì)8 B/10 B解碼器產(chǎn)生的錯(cuò)誤進(jìn)行計(jì)數(shù),若錯(cuò)誤字節(jié)累計(jì)的數(shù)量超過(guò)3,則回到CS_INIT狀態(tài);若解碼器解碼結(jié)果完全正確,則跳轉(zhuǎn)到CS_DATA狀態(tài)。在CS_DATA狀態(tài)下,只要檢測(cè)到錯(cuò)誤,狀態(tài)機(jī)跳轉(zhuǎn)回CS_CHECK狀態(tài)。

圖3(b)為初始通道同步狀態(tài)轉(zhuǎn)換圖,初始通道同步由5個(gè)狀態(tài)組成。接收端電路接收到第一個(gè)非/K28.5/字符,狀態(tài)機(jī)從INIT進(jìn)入ILS,此時(shí)收、發(fā)2端通過(guò)ILAS進(jìn)行交互。通過(guò)計(jì)數(shù)器對(duì)ILAS中的多幀數(shù)量進(jìn)行計(jì)數(shù),當(dāng)計(jì)數(shù)到4個(gè)多幀且接收到控制字符/K28.3/時(shí),表明初始通道同步完成,開(kāi)始接收用戶數(shù)據(jù)。初始通道處于ILS或DATA狀態(tài)時(shí),若接收到控制字符/K28.5/,則會(huì)返回到DATA_CHECK甚至是INIT狀態(tài)。

圖3 鏈路同步模塊狀態(tài)轉(zhuǎn)換

3.3.2 數(shù)據(jù)處理

物理層輸出的數(shù)據(jù)流到達(dá)數(shù)據(jù)鏈路層后,采用常見(jiàn)的異步FIFO電路消解物理層與數(shù)據(jù)鏈路層之間的時(shí)序差異,進(jìn)入數(shù)據(jù)對(duì)齊電路,確定字符的邊界。數(shù)據(jù)對(duì)齊電路如圖4所示。

圖4 數(shù)據(jù)對(duì)齊電路示意圖

輸入數(shù)據(jù)datain[39:0]首先進(jìn)行數(shù)據(jù)位擴(kuò)展,組合當(dāng)前數(shù)據(jù)與上一個(gè)時(shí)鐘周期數(shù)據(jù)的低9位,得到擴(kuò)展后的數(shù)據(jù)data_tmp[48:0],接著數(shù)據(jù)進(jìn)入Comma檢測(cè)器,從最低位起依次取連續(xù)的40位字符與預(yù)期字符(40’h3e_b053_eb05或40’hc1_4fac_14fa)比較,得到字符的偏移量sel[3:0]及連續(xù)4個(gè)/K/字符的已檢測(cè)標(biāo)志comma_det,最終按照偏移量的值選擇擴(kuò)展后的數(shù)據(jù)輸出。

完成數(shù)據(jù)對(duì)齊后,采用4個(gè)并行的8 B/10 B解碼器將40 bit數(shù)據(jù)解碼為32 bit的數(shù)據(jù),8 B/10 B解碼原理如圖5所示。對(duì)每個(gè)周期10 bit的數(shù)據(jù)進(jìn)行5 B/6 B解碼和3 B/4 B解碼,并通過(guò)K碼檢測(cè)模塊判斷輸入數(shù)據(jù)是否為控制字符,同時(shí)結(jié)合K碼檢測(cè)的輸出K_code和極性產(chǎn)生的輸出dispout,檢測(cè)編碼數(shù)據(jù)不在碼表錯(cuò)誤nit_err和編碼極性錯(cuò)誤disp_err,推導(dǎo)邏輯運(yùn)算表達(dá)式表示解碼結(jié)果及錯(cuò)誤檢測(cè)結(jié)果dataout[7:0]。

圖5 8 B/10 B解碼原理

解碼完成的數(shù)據(jù)進(jìn)入控制字符還原電路中,將電路是否啟用加擾作為前提條件。如啟用,則將檢測(cè)到的控制字符/K28.3/替換為數(shù)據(jù)0X7C,/K28.7/替換為0XFC,反之,則直接將控制字符/K28.3/或/K28.7/替換為前一幀的幀尾。

解擾電路采用32 bit并行解擾的方式進(jìn)行設(shè)計(jì)。在電路啟用加擾功能時(shí),由于ILAS中包含了用于鏈路參數(shù)校驗(yàn)的鏈路信息以及用于通道對(duì)齊的控制字符,因此,還需從鏈路同步模塊中引入數(shù)據(jù)使能信號(hào),接收端開(kāi)始接收用戶數(shù)據(jù)時(shí)方可解擾。加擾電路的具體實(shí)現(xiàn)方式參見(jiàn)文獻(xiàn)[11]。

系統(tǒng)每次上電或是同步之后每個(gè)通道產(chǎn)生的可變延遲都是不同的,在JESD204B協(xié)議中加入了子類(lèi)1和子類(lèi)2工作模式,實(shí)現(xiàn)系統(tǒng)的確定性延遲功能。本文設(shè)計(jì)的接收端電路支持JESD204B協(xié)議所述的子類(lèi)1工作模式,通過(guò)接收緩沖器緩沖數(shù)據(jù),在以SYSREF為基準(zhǔn)的本地多幀時(shí)鐘邊沿后的固定時(shí)刻釋放數(shù)據(jù),保證各通道數(shù)據(jù)對(duì)齊的同時(shí)系統(tǒng)的延遲不變。接收緩沖器如圖6所示。

圖6 接收緩沖器

接收緩沖器由10個(gè)位寬為32 bit的存儲(chǔ)單元構(gòu)成,數(shù)據(jù)從最底端的存儲(chǔ)單元進(jìn)入。每經(jīng)過(guò)一個(gè)并行時(shí)鐘(pclk)周期,當(dāng)前存儲(chǔ)單元中的數(shù)據(jù)進(jìn)入下一個(gè)存儲(chǔ)單元,新的數(shù)據(jù)進(jìn)入當(dāng)前存儲(chǔ)單元。輸出數(shù)據(jù)的位置由接收緩沖延遲(RBD)以及鏈路中的可變延遲決定,可變延遲等于理想情況下接收到數(shù)據(jù)的時(shí)刻與實(shí)際電路接收到數(shù)據(jù)的時(shí)刻之間的差值。

3.3.3 錯(cuò)誤統(tǒng)計(jì)

本文設(shè)計(jì)的接收端電路能夠檢測(cè)到的錯(cuò)誤包括控制字符錯(cuò)誤、鏈路參數(shù)不一致、數(shù)據(jù)極性錯(cuò)誤、數(shù)據(jù)不在碼表、幀(通道)對(duì)齊失敗以及代碼組同步失常,上述錯(cuò)誤的檢測(cè)在數(shù)據(jù)處理模塊電路中實(shí)現(xiàn)。

控制字符錯(cuò)誤的檢測(cè)在控制字符還原電路中實(shí)現(xiàn),數(shù)據(jù)極性錯(cuò)誤、數(shù)據(jù)不在碼表的檢測(cè)在8 B/10 B解碼電路中實(shí)現(xiàn)。通過(guò)SPI寄存器配置錯(cuò)誤閾值,當(dāng)上述錯(cuò)誤信號(hào)的累計(jì)數(shù)量超出設(shè)定閾值時(shí),接、收端電路發(fā)起同步請(qǐng)求。

鏈路參數(shù)校驗(yàn)電路將發(fā)送端的鏈路參數(shù)信息緩存到寄存器中,再與接收端的鏈路信息進(jìn)行比較,確認(rèn)是否完全相等,幀(通道)對(duì)齊監(jiān)測(cè)則通過(guò)計(jì)數(shù)器對(duì)幀/多幀中字節(jié)的位置進(jìn)行計(jì)數(shù),從而判斷2次出現(xiàn)控制字符的位置是否一致,代碼組同步狀態(tài)機(jī)的狀態(tài)回到初始狀態(tài)說(shuō)明代碼組同步失常。因此,若電路出現(xiàn)鏈路參數(shù)校驗(yàn)不一致、幀(通道)對(duì)齊失敗和代碼組同步失常3種錯(cuò)誤,不需要進(jìn)行錯(cuò)誤統(tǒng)計(jì),接收端電路直接發(fā)起同步請(qǐng)求。

3.4 傳輸層設(shè)計(jì)

接收端電路集成了10種鏈路工作模式,本文采用3級(jí)映射結(jié)構(gòu)將通道上的幀格式數(shù)據(jù)映射為轉(zhuǎn)換器的采樣數(shù)據(jù),設(shè)計(jì)前歸納每一級(jí)映射過(guò)程中所需要的鏈路參數(shù)配置共通點(diǎn),并在數(shù)據(jù)映射過(guò)程中滿足通道的填充能力。傳輸層映射架構(gòu)如圖7所示。

圖7 傳輸層映射架構(gòu)

第一級(jí)映射以鏈路參數(shù)F和L為映射條件,將通道上的數(shù)據(jù)映射為32個(gè)字節(jié)。通道上每個(gè)pclk周期映射4L個(gè)字節(jié),4與L的乘積等于32時(shí),32個(gè)字節(jié)并行輸出;4與L的乘積小于32時(shí),則在通道上連續(xù)取32/(4×L)個(gè)時(shí)鐘周期的字節(jié),作為32個(gè)并行輸出的字節(jié)。

第二級(jí)映射的本質(zhì)是數(shù)據(jù)拼接,將第一級(jí)映射輸出的字節(jié)拼接為樣本數(shù)據(jù)。N=N'=16時(shí),直接將32個(gè)并行字節(jié)拼接為16個(gè)樣本數(shù)據(jù)。字節(jié)標(biāo)號(hào)為偶數(shù)的作為樣本數(shù)據(jù)的高8 bit,字節(jié)標(biāo)號(hào)為奇數(shù)則作為樣本數(shù)據(jù)的低8 bit。

第三級(jí)映射方式與第一級(jí)映射類(lèi)似,區(qū)別在于第三級(jí)采用鏈路參數(shù)M和S作為映射條件,完成16個(gè)樣本數(shù)據(jù)的映射。映射時(shí)用轉(zhuǎn)換器時(shí)鐘(sclk)對(duì)樣本數(shù)據(jù)進(jìn)行采樣,每個(gè)時(shí)鐘周期采樣得到M×S個(gè)數(shù)據(jù),經(jīng)過(guò)16/(M×S)個(gè)時(shí)鐘周期將樣本數(shù)據(jù)完全映射到轉(zhuǎn)換器中。

4 仿真與實(shí)現(xiàn)

4.1 UVM仿真

搭建UVM驗(yàn)證平臺(tái)對(duì)設(shè)計(jì)的接收端電路進(jìn)行系統(tǒng)級(jí)仿真驗(yàn)證,通過(guò)Verdi查看仿真波形和報(bào)告信息。模式1的仿真結(jié)果如圖8所示。

圖8 模式1仿真結(jié)果

圖8(a)為電路工作在鏈路模式1時(shí)的仿真波形圖,此時(shí)N=N'=16,M、S、F、L的取值分別為1、1、2、1,M的取值為1,表明只有一個(gè)轉(zhuǎn)換器處于工作狀態(tài),因此輸出信號(hào)CVT0有值且為連續(xù)遞增的數(shù)值,與UVM驗(yàn)證平臺(tái)給出的激勵(lì)相同。圖8(b)為當(dāng)前模式下的驗(yàn)證報(bào)告信息,通過(guò)計(jì)分板比較信號(hào)CVT0的輸出與輸入的激勵(lì),信息欄輸出Verification Passed字樣,表明該模式下電路能夠正常工作。

4.2 電路實(shí)現(xiàn)

使用Synopsys公司的核心工具Design Compiler,基于某65 nm CMOS工藝庫(kù),對(duì)設(shè)計(jì)的接收端電路進(jìn)行邏輯綜合。綜合結(jié)果表明,在典型操作環(huán)境下該接收端電路可工作在312.5 MHz下,能夠達(dá)到協(xié)議支持的12.5 Gbit/s的單通道數(shù)據(jù)傳輸速率,此時(shí)電路占用邏輯資源面積為152444.88μm2,總功耗為69.29 mW。在此基礎(chǔ)上,對(duì)集成數(shù)模轉(zhuǎn)換器芯片的數(shù)字上變頻電路、SPI配置電路進(jìn)行版圖設(shè)計(jì)與優(yōu)化,最終的數(shù)模轉(zhuǎn)換器的數(shù)字電路版圖尺寸約為4125μm×916μm。

對(duì)流片封裝后的數(shù)模轉(zhuǎn)換器樣片進(jìn)行板級(jí)測(cè)試。通過(guò)上位機(jī)配置數(shù)模轉(zhuǎn)換器工作于2倍插值下,JESD204B接收端接口電路選用鏈路模式6,單通道串行傳輸速率為12.5 Gbit/s,圖9所示為上述配置下輸出信號(hào)的頻域特性。由圖9可知,此時(shí)輸出頻率為30 MHz,測(cè)試帶寬為1.25 GHz,無(wú)雜散動(dòng)態(tài)范圍(SFDR)測(cè)試值達(dá)到57.21 dBm。多次調(diào)整轉(zhuǎn)換器樣片參數(shù),測(cè)試結(jié)果表明,本文設(shè)計(jì)的接收端電路滿足預(yù)期要求。

圖9 1.25 GHz輸入下輸出信號(hào)頻域特性

本文的接收端電路是基于特定應(yīng)用需求的數(shù)模轉(zhuǎn)換器而設(shè)計(jì),與文獻(xiàn)[6]的接口應(yīng)用以及研究階段相同。與文獻(xiàn)[6]相比,本文設(shè)計(jì)的應(yīng)用于數(shù)模轉(zhuǎn)換器芯片中的JESD204B高速接口在鏈路工作模式和數(shù)據(jù)傳輸速率上具有優(yōu)勢(shì),主要對(duì)比結(jié)果見(jiàn)表2。

表2 本設(shè)計(jì)與文獻(xiàn)[6]的研究對(duì)比

5 結(jié)論

本文深入研究與分析了JESD204B協(xié)議的工作原理,對(duì)接收端電路功能進(jìn)行了精確的劃分。制定接收端的整體設(shè)計(jì)方案后,確定了應(yīng)用層10種鏈路的工作模式;采用Verilog HDL語(yǔ)言實(shí)現(xiàn)數(shù)據(jù)鏈路層和傳輸層的RTL代碼設(shè)計(jì),搭建UVM驗(yàn)證平臺(tái)進(jìn)行系統(tǒng)級(jí)驗(yàn)證?;谀?5 nm CMOS工藝進(jìn)行邏輯綜合和版圖設(shè)計(jì),并將設(shè)計(jì)的接收端電路應(yīng)用于DAC芯片并流片,經(jīng)測(cè)試該接口的單通道數(shù)據(jù)傳輸速率最高可達(dá)12.5 Gbit/s。

猜你喜歡
傳輸層接收端鏈路
一種移動(dòng)感知的混合FSO/RF 下行鏈路方案*
基于擾動(dòng)觀察法的光通信接收端優(yōu)化策略
天空地一體化網(wǎng)絡(luò)多中繼鏈路自適應(yīng)調(diào)度技術(shù)
基于Python語(yǔ)言的網(wǎng)絡(luò)傳輸層UDP協(xié)議攻擊性行為研究
基于多接收線圈的無(wú)線電能傳輸系統(tǒng)優(yōu)化研究
淺析民航VHF系統(tǒng)射頻鏈路的調(diào)整
手機(jī)無(wú)線充電收發(fā)設(shè)計(jì)
基于物聯(lián)網(wǎng)GIS的消防智能巡檢系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)
NAPT技術(shù)對(duì)數(shù)據(jù)包分片的處理實(shí)驗(yàn)
一種IS?IS網(wǎng)絡(luò)中的鏈路異常檢測(cè)方法、系統(tǒng)、裝置、芯片