国产日韩欧美一区二区三区三州_亚洲少妇熟女av_久久久久亚洲av国产精品_波多野结衣网站一区二区_亚洲欧美色片在线91_国产亚洲精品精品国产优播av_日本一区二区三区波多野结衣 _久久国产av不卡

?

一款深亞微米抗輻照芯片的設(shè)計(jì)與實(shí)現(xiàn)

2022-08-01 07:20鄒文英謝雨蒙周昕杰
電子與封裝 2022年7期
關(guān)鍵詞:觸發(fā)器串口總線

鄒文英,高 麗,謝雨蒙,周昕杰,郭 剛

(1.中科芯集成電路有限公司,江蘇無(wú)錫 214072;2.中國(guó)原子能科學(xué)研究院抗輻射應(yīng)用技術(shù)創(chuàng)新中心,北京 102413)

1 引言

收發(fā)器電路是協(xié)議處理器電路與外部總線的接口,是實(shí)現(xiàn)正常通信的基礎(chǔ)[1],被廣泛應(yīng)用于國(guó)防科技領(lǐng)域。隨著人類(lèi)對(duì)空間的探索不斷深入,對(duì)應(yīng)用于航天及國(guó)防領(lǐng)域的收發(fā)器電路要求也越來(lái)越高,其中抗輻照性能是一個(gè)重要的指標(biāo)。但是未經(jīng)輻照加固的收發(fā)器電路,其抗輻照能力較低,遠(yuǎn)不能滿足航天及國(guó)防領(lǐng)域?qū)﹄娐房馆椪漳芰Φ囊骩2]。特別是隨著半導(dǎo)體器件的集成度不斷提高,特征尺寸及工作電壓不斷降低,對(duì)電路的抗輻照加固設(shè)計(jì)也提出了更高的要求[2]。因此,研制輻照加固電路成為一項(xiàng)重要的課題[2]。

隨著抗輻照加固技術(shù)的發(fā)展,出現(xiàn)了工藝加固、版圖加固、電路加固等多種提高電路抗輻照特性的加固技術(shù)。在電路加固技術(shù)中,三模冗余(TMR)加固技術(shù)因加固效果佳而得到廣泛的應(yīng)用。

本文采用深亞微米CMOS 工藝設(shè)計(jì)了一款可以應(yīng)用于航空航天的四路串口收發(fā)電路,同時(shí)采用工藝加固、單元加固和全電路TMR 加固等多層次抗輻照加固技術(shù),提高了芯片的性能,使之具有較強(qiáng)的抗輻照能力。

2 電路設(shè)計(jì)

2.1 電路整體結(jié)構(gòu)和功能

本文設(shè)計(jì)的四路串口收發(fā)器整體功能框圖如圖1所示。電路主要包括處理器總線的接口邏輯和四路通用異步收發(fā)傳輸器(UART)通訊協(xié)議邏輯。位于電路頂層的處理器總線接口邏輯與每一路UART 的總線接口邏輯通過(guò)膠連電路模塊連接,以實(shí)現(xiàn)外部處理器對(duì)四路UART 協(xié)議模塊的分別控制。

圖1 電路整體功能框圖

每個(gè)分立的UART 主要包含波特率發(fā)生器、總線接口、發(fā)送/接收緩沖先入先出(FIFO)和發(fā)送/接收器等模塊。波特率發(fā)生器可以動(dòng)態(tài)配置,作為UART收發(fā)的參考時(shí)鐘。電路的發(fā)送/接收器可以靈活配置字長(zhǎng)、校驗(yàn)極性、停止位長(zhǎng)度等信息,發(fā)送和接收功能各有256 B 的緩沖FIFO,且支持直接存儲(chǔ)器訪問(wèn)(DMA)工作模式。

2.2 設(shè)計(jì)流程

本文設(shè)計(jì)的電路由5 V 外部單電源供電,端口工作電壓為5 V,內(nèi)核工作電壓為1.8 V,需要內(nèi)嵌低壓差線性穩(wěn)壓器(LDO)模塊完成5 V 到1.8 V 的電源轉(zhuǎn)換。因此,電路可以分為兩個(gè)部分(見(jiàn)圖2),即數(shù)字部分和LDO 模塊。數(shù)字部分基于抗輻照標(biāo)準(zhǔn)單元庫(kù)的數(shù)字半定制正向流程設(shè)計(jì),包括系統(tǒng)設(shè)計(jì)、邏輯設(shè)計(jì)、后端設(shè)計(jì)、簽核(Signoff)及后仿真等工作,LDO模塊采用全定制設(shè)計(jì),最終合并版圖完成整個(gè)電路的設(shè)計(jì)。

圖2 電路設(shè)計(jì)流程

2.3 邏輯設(shè)計(jì)

電路邏輯部分設(shè)計(jì)的輸入形式是綜合后的門(mén)級(jí)網(wǎng)表,需要在其基礎(chǔ)上完成網(wǎng)表級(jí)的加固和后端設(shè)計(jì)。由于電路具有較高的單粒子翻轉(zhuǎn)效應(yīng)(SEU)指標(biāo),因此邏輯加固方案采用全電路TMR 設(shè)計(jì)。邏輯部分的設(shè)計(jì)內(nèi)容主要是將原網(wǎng)表轉(zhuǎn)換為T(mén)MR 網(wǎng)表,并基于該網(wǎng)表完成時(shí)序分析、門(mén)級(jí)仿真及后端設(shè)計(jì)。在設(shè)計(jì)的各階段需要做功能一致性的驗(yàn)證以及TMR 的加固能力驗(yàn)證。

為確保設(shè)計(jì)輸入網(wǎng)表的正確性,需要對(duì)原網(wǎng)表進(jìn)行仿真驗(yàn)證。針對(duì)電路編寫(xiě)了涵蓋全部功能的仿真平臺(tái),該平臺(tái)主要包括讀寫(xiě)寄存器、配置波特率、多種配置下的收發(fā)功能、收發(fā)FIFO 緩存功能、DMA 功能以及多路同時(shí)收發(fā)功能。

2.4 后端設(shè)計(jì)

本文提出電路的后端設(shè)計(jì)流程如圖3 所示,為了提高供電能力的可靠性和芯片內(nèi)部供電的平衡性,在電路布局規(guī)劃中根據(jù)邏輯部分的功耗評(píng)估和LDO 的負(fù)載能力仿真,在電路的上下部分并聯(lián)放置了兩個(gè)LDO 模塊,外部5 V 電源連接到LDO 上,LDO 輸出1.8 V 到內(nèi)核電源環(huán)上供電。

圖3 電路后端設(shè)計(jì)流程

電路采用TMR 結(jié)構(gòu),在時(shí)鐘樹(shù)綜合過(guò)程中盡量使三路時(shí)鐘平衡;設(shè)計(jì)雙倍線寬和雙倍線間距以減小時(shí)鐘信號(hào)間的串?dāng)_[3];選擇驅(qū)動(dòng)能力較強(qiáng)的緩沖器和反相器作為時(shí)鐘樹(shù)的驅(qū)動(dòng)單元,既滿足時(shí)鐘偏移及插入延遲要求,又增強(qiáng)時(shí)序路徑的抗輻照能力。考慮重要信號(hào)優(yōu)先布線原則并進(jìn)行線長(zhǎng)優(yōu)化,繞線階段采用雙通孔規(guī)則以增強(qiáng)電路可靠性等。

2.5 抗輻照加固設(shè)計(jì)

電路總劑量加固主要采用工藝加固的方法[4]。0.18 μm 加固工藝主要對(duì)淺溝道隔離場(chǎng)區(qū)進(jìn)行總劑量加固,通過(guò)離子注入的方式將溝道/襯底界面處的P型硅反型閾值提高,從而抑制隔離區(qū)寄生晶體管的漏電通道開(kāi)啟[5]。用工藝開(kāi)發(fā)的方式提升NMOS 器件抗總劑量輻射能力,可明顯減小版圖面積及降低設(shè)計(jì)難度[5]。工藝加固后,1.8 V NMOS 抗總劑量輻射能力從加固前的100 krad(Si)達(dá)到了加固后的500 krad(Si)[5]。

在庫(kù)單元加固設(shè)計(jì)方面,通過(guò)仿真確認(rèn)N 管及P管有源區(qū)的距離、P 管及N 管源端到體接觸的距離,保證400K 下寄生可控硅結(jié)構(gòu)無(wú)法導(dǎo)通,以較小的面積損耗實(shí)現(xiàn)了單粒子閂鎖效應(yīng)(SEL)加固;SEU 加固采用經(jīng)典的雙互鎖存儲(chǔ)電路(DICE)結(jié)構(gòu)[6];針對(duì)單粒子瞬態(tài)效應(yīng)(SET)加固[7],為實(shí)現(xiàn)關(guān)鍵控制邏輯37 MeV·m2·mg-1的翻轉(zhuǎn)指標(biāo),直接采用了內(nèi)部自刷新的三模單元進(jìn)行觸發(fā)器加固[8]。在實(shí)現(xiàn)抗輻射指標(biāo)的前提下,與同工藝節(jié)點(diǎn)的普通商用單元庫(kù)相比[9],對(duì)應(yīng)的速度、面積、功耗增加的損耗在30%左右。

邏輯加固方案采用全電路TMR 設(shè)計(jì)[10]。邏輯部分的門(mén)級(jí)網(wǎng)表包含時(shí)序邏輯和組合邏輯兩大部分,時(shí)序邏輯中全部是觸發(fā)器。原網(wǎng)表包含三組觸發(fā)器,三組觸發(fā)器共用同一組端口,即CK/RN/D/Q/QN 等信號(hào)只有一套。而在TMR 設(shè)計(jì)時(shí),標(biāo)準(zhǔn)單元庫(kù)的觸發(fā)器內(nèi)部同樣是TMR 設(shè)計(jì),但分別連接到三組端口上,即CK/RN/D/Q/QN 等信號(hào)有三套。因此,在全TMR 設(shè)計(jì)中,只需要在原網(wǎng)表文件上做修改,將原網(wǎng)表的觸發(fā)器端口復(fù)制三份,組合邏輯整體復(fù)制三份,再按照原網(wǎng)表的關(guān)系連接起來(lái),就實(shí)現(xiàn)了邏輯部分的TMR 設(shè)計(jì)。邏輯TMR 結(jié)構(gòu)如圖4 所示。

圖4 邏輯TMR 結(jié)構(gòu)

完成網(wǎng)表TMR 加固設(shè)計(jì)后,需要進(jìn)行電路的功能驗(yàn)證和注錯(cuò)驗(yàn)證。網(wǎng)表在仿真平臺(tái)上進(jìn)行網(wǎng)表反標(biāo)電阻、電容寄生參數(shù)文件仿真驗(yàn)證。仿真結(jié)果證明,經(jīng)過(guò)TMR 加固后,電路的邏輯功能是正確的。采用如下方法進(jìn)行注錯(cuò)驗(yàn)證:(1)將三模時(shí)鐘中的一模設(shè)置為固定0,進(jìn)行仿真;(2)將三模reset 中的一模設(shè)置為固定0(有效),進(jìn)行仿真。

3 電路實(shí)現(xiàn)與試驗(yàn)結(jié)果分析

3.1 電路基本情況及實(shí)現(xiàn)

本設(shè)計(jì)電路是一款四通道UART 收發(fā)電路,最高工作頻率50 MHz,規(guī)模75 萬(wàn)門(mén),包含兩個(gè)LDO 模塊,采用抗輻照0.18 μm 1P6M CMOS 工藝,電路主要技術(shù)指標(biāo)如下。

工作電壓:端口5 V,內(nèi)核1.8 V;

抗SEL 能力:75 MeV·cm2·mg-1;

抗SEU 能力:1×10-10error/(bit·d)。

該抗輻照四路串口收發(fā)電路已在華潤(rùn)上華有限公司成功流片,電路尺寸為6.42 mm×6.42 mm。

3.2 試驗(yàn)結(jié)果及分析

在中國(guó)原子能科學(xué)研究院核物理研究所及中國(guó)科學(xué)院近代物理研究所對(duì)上述電路進(jìn)行抗輻照試驗(yàn)。分別對(duì)經(jīng)過(guò)抗輻照加固的四路串口收發(fā)電路進(jìn)行SEU 試驗(yàn)和SEL 試驗(yàn),試驗(yàn)結(jié)果如表1 所示。

表1 單粒子事件數(shù)

觀察表1 可知,經(jīng)過(guò)抗輻照加固的四路串口收發(fā)電路達(dá)到了航天器件的抗輻照指標(biāo)要求。試驗(yàn)結(jié)果充分驗(yàn)證了采用工藝加固、庫(kù)單元加固及全電路的TMR設(shè)計(jì)能有效提高電路的抗輻照性能。

4 總結(jié)

隨著航空航天的不斷進(jìn)步,器件的特征尺寸也越來(lái)越小,對(duì)集成電路設(shè)計(jì)提出了更高的要求,需要采用多層次的綜合加固技術(shù)才能有效地提高芯片的抗輻照性能。本文介紹了一款深亞微米抗輻照四路串口收發(fā)電路,包括設(shè)計(jì)流程、邏輯設(shè)計(jì)、后端設(shè)計(jì)和抗輻照加固設(shè)計(jì)等。該電路在空間輻射條件下總線接口滿足多款SOC 總線時(shí)序,波特率可動(dòng)態(tài)配置,每個(gè)通道各有256 B 的收發(fā)緩沖,支持DMA 操作,功能與性能可以滿足絕大部分航天需求。

猜你喜歡
觸發(fā)器串口總線
基于NPORT的地面綜合氣象觀測(cè)系統(tǒng)通信測(cè)試方法及故障處理
配置觸發(fā)器有條件啟動(dòng)Windows服務(wù)
基于API函數(shù)庫(kù)實(shí)現(xiàn)串口數(shù)據(jù)通信的分析與設(shè)計(jì)
基于EM9000工控板高性能雙串口通信模型設(shè)計(jì)與實(shí)現(xiàn)
觸發(fā)器在酒店管理系統(tǒng)中的應(yīng)用
一種基于CAN總線的誤碼測(cè)試方法
DCOM在混合總線自動(dòng)測(cè)試系統(tǒng)的應(yīng)用
基于AVR單片機(jī)的RS485工業(yè)總線開(kāi)發(fā)設(shè)計(jì)
船舶電子設(shè)備串口數(shù)據(jù)的軟件共享方法
寶馬F02車(chē)總線系統(tǒng)
安福县| 靖安县| 十堰市| 太康县| 枣阳市| 孙吴县| 沅江市| 大厂| 武川县| 马鞍山市| 资兴市| 凤凰县| 弋阳县| 通州市| 任丘市| 怀安县| 大兴区| 奇台县| 清涧县| 平南县| 永新县| 沧州市| 石阡县| 安吉县| 商南县| 临夏县| 井研县| 汤原县| 阿克苏市| 南平市| 高州市| 黄龙县| 海林市| 旺苍县| 贵阳市| 高台县| 白沙| 张掖市| 封开县| 福安市| 奉贤区|