国产日韩欧美一区二区三区三州_亚洲少妇熟女av_久久久久亚洲av国产精品_波多野结衣网站一区二区_亚洲欧美色片在线91_国产亚洲精品精品国产优播av_日本一区二区三区波多野结衣 _久久国产av不卡

?

嵌入式系統(tǒng)低功耗設計研究

2021-08-04 21:21徐良偉
中國新通信 2021年8期
關鍵詞:電磁干擾嵌入式系統(tǒng)

徐良偉

【摘要】? ? 嵌入式系統(tǒng)系統(tǒng)設計較為復雜,其中涉及到諸多內容,如何對系統(tǒng)進行低功耗設計,則是設計的重點和難點所在。究其根本,嵌入式系統(tǒng)并不具備持久電源供應支持,多是選擇電池為系統(tǒng)提供電力支持,并且很多的嵌入式系統(tǒng)均會受到質量、體積等因素限制,因此無法提供大電量支持。嵌入式系統(tǒng)運行中,部件產生能量也會加劇功耗,為了解決散熱問題會進一步加劇系統(tǒng)功耗。關于嵌入式系統(tǒng)的低功耗設計,需要綜合考量集成電路工藝、硬件和軟件等內容,設計最佳的低功耗方案。本文就嵌入式系統(tǒng)低功耗設計展開分析,在分析導致功耗大的因素基礎上,結合原理選擇最佳的低功耗設計方法,以求提升設計有效性。

【關鍵詞】? ? 低功耗設計? ? 嵌入式系統(tǒng)? ?電磁干擾? ? 電池驅動

嵌入式系統(tǒng)的持續(xù)發(fā)展和完善,憑借其優(yōu)勢逐漸成為電子信息產業(yè)中不可或缺的組成部分,尤其是GPS、智能手機和PDA等產品的涌現應用,嵌入式系統(tǒng)設計優(yōu)化則受到了工程重點關注的內容。低功耗設計是嵌入式系統(tǒng)設計重點和難點,對設計人員的挑戰(zhàn)較大,需要契合實際情況編制合理的低功耗設計方案。降低系統(tǒng)功耗,可以滿足電池驅動需要,縮短電池更換周期,提升系統(tǒng)運行性能,節(jié)能降耗、保護環(huán)境。同時,現場總線領域中通過低功耗設計,是實現本安要求、解決電磁干擾的有效途徑,對于嵌入式系統(tǒng)高性能運行具有積極作用。

一、 嵌入式系統(tǒng)功耗的產生的原因分析

1.1集成電路功耗

導致嵌入式系統(tǒng)的原因多樣,其中集成電路功耗較為常見,具體可以劃分為CMOS和TTL兩種類型,只要有電流通過就會出現功耗。

1.電路中開關功耗,是電容充放電形成,公式為:

其中Vdd是電源電壓,α是活動因子,C是充放電電容,f是開關頻率。

2.短路功耗,是開關聯(lián)通電源時,到地形成通路導致,公式為:

其中,W是晶體管寬度,是電壓與工藝決定參數,是輸入信號升降具體時間,f是頻率。

3.動靜態(tài)功耗。電路在高低壓水平時,電路所產生的功耗較為平穩(wěn),即靜態(tài)功耗;電路翻轉中的功耗,電路翻轉瞬間產生較大電流,存在跳變沿,屬于動態(tài)功耗范疇[1]。市場上多數電路為CMOS工藝,主要考慮的是動態(tài)功耗,靜態(tài)功耗幾乎可以忽略,如何有效降低功耗則需要從動動態(tài)功耗方面著手解決。

4.漏電功耗。此種功耗類型,多是反向偏壓電流與亞閾值導致,由于CMOS工藝制作的電路,不會產生較大的功耗,不需要納入考量。

1.2有源器件功耗與電阻功耗

一般情況下,寄生元件與負載器件功耗,在轉換開關時會產生較大的電壓與電流,不可避免的增加功耗。內部與外部電容充放電的功耗,是目前電路中最大功耗[2]。

二、 硬件低功耗設計

2.1低功耗器件

硬件低功耗設計,選擇低功耗器件是一個有效降耗方法,多數半導體工藝為CMOS工藝與TTL工藝,前者功耗低,憑借其優(yōu)勢廣泛應用在電路中。基于CMOS工藝的電路,閑置輸入端不用懸空,可能存在感應信號影響到高低電平轉換,如果轉換高低電平會產生一定功耗。另外,嵌入式系統(tǒng)的硬件核心為處理器,處理器運行功率大,為了減少電能損耗,應優(yōu)先選擇低功耗處理器[3]。低功耗訪存部件、低功耗通信收發(fā)器和外圍電路,多方面降低嵌入式系統(tǒng)功耗,滿足系統(tǒng)運行需要。

2.2低功耗電路形式

實現某一功能并非只有一種電路形式,低功耗電路形式可以選擇大規(guī)模集成電路或小規(guī)模集成電路、分立元件實現,減少元器件數量,相應的嵌入式系統(tǒng)功耗隨之將[4]?;诖?,優(yōu)先選擇高集成度的元器件,使用少量的原件起到減少功耗作用。

2.3單電源和低電壓供電

部分模擬電路可以選擇單電源或是正負電源等供電方式,優(yōu)先選擇雙電源供電方式,具有輸出對地輸出信號的功能,而高電源電壓的動態(tài)范圍較大,盡管性能高,但是卻會產生較大的功耗。如,放大器LM324,單電源電壓5V~30V,如果電源電壓10V,功耗大概在90mW左右;電源電壓15V,功耗則是220mW。從中可以看出,越低的供電壓,器件的功耗越低,在低功耗設計中也可以選擇小信號電路,用于降低功耗作用[5]。

2.4分區(qū)/分時供電技術

由于嵌入式系統(tǒng)特性,構成多樣,為了降低系統(tǒng)功耗,基于分區(qū)/分時供電技術可以有效降低系統(tǒng)能耗,部分電流休眠,只需要保留工作部分電源即可,其他不工作電源關閉,以此來起到降低能耗作用。

2.5電源管理單元設計

處理器是系統(tǒng)重要元器件,高性能運作時所產生的功耗較大,待機運行狀態(tài)所產生的功耗不高。一般情況下,主要有掉電方式和空閑方式兩種待機形式。前者是停止處理器運行,中斷也不會快速相應,復位后才可以轉變掉電方式;后者基于中斷發(fā)生推出,外部事件供給中斷。嵌入式系統(tǒng)運行中,降低系統(tǒng)功耗,如果發(fā)現CPU正處于空轉狀態(tài),可以調整為空閑方式來降低系統(tǒng)整體功耗,如果有外部事件出現,基于事件的中斷信號來調整CPU正常運行。如果正處于掉電方式狀態(tài),需要選擇復位信號喚醒,系統(tǒng)方可正常運行[6]。

2.6 I/O引腳供電

輸出引腳輸出高電平,所產生的電流大概為20mA,可以作為電源支持某些電路運行。如果外部器件功耗低于處理器I/O引腳高電平輸出電流,才可以保證電路正常。

2.7智能電源設計

低功耗設計的一個重點,即智能電源設計,可以兼顧系統(tǒng)性能和功耗問題,是一種現代化信息技術發(fā)展而衍生的技術。在嵌入式系統(tǒng)中引入智能檢測和預測功能,依據實際需要選擇多樣化電源供電方式來降低功耗[7]。對于市面上常見的筆記本電腦而言,在電源管理方面多選擇智能電源設計方案,如,AMD公司為Power Now技術,Intel公司實行Speed Step技術,盡管不同技術內容有所差異,但其本質的運作原理是相同的。對于選擇Speed Step技術的筆記本電腦,系統(tǒng)可以結合運行環(huán)境來動態(tài)調整CPU運行速度,在滿足計算機運行需要同時減少功耗。如果有外接電源,CPU可以按照正常電壓或頻率運行,如果是電池供電,系統(tǒng)會智能調整CPU主頻率與電壓,以低壓狀態(tài)運行,盡可能減少功耗,延長電池可使用時間。

2.8處理器時鐘頻率降低

此種方式,主要是由于處理器功耗同時鐘頻率存在密切聯(lián)系,多數的處理器有正常模式、休眠模式、空閑模式和關機模式,不同模式功耗有所不同。

CPU高性能運行下,其功耗遠遠超過其他幾種模式,如何降低系統(tǒng)功耗,即系統(tǒng)正常運行模式所消耗的功耗少于休眠和空閑模式。系統(tǒng)高性能運行中,可以調整CPU參數在空閑狀態(tài),中斷喚醒CPU,逐步恢復正常模式,快速應急響應,再進入空閑模式。系統(tǒng)低功耗設計中,結合具體處理需要減少處理器時鐘頻率,以此來起到降低功耗的作用。

三、 嵌入式系統(tǒng)軟件低功耗設計

3.1快速算法

嵌入式系統(tǒng)運行中對于數字信號的處理,可以選擇快速算法予以處理,降低系統(tǒng)功耗。如,FFT與快速卷積,運算時間減少,功耗隨之降低。精度允許下使用簡單函數計算即可獲取相近數值,用于減少功耗。

3.2選擇中斷驅動技術優(yōu)化軟件設計

軟件設計中,系統(tǒng)初始化主程序僅僅是外部設備和寄存器等期間初始化,初始化后系統(tǒng)即進行低功耗運行狀態(tài),CPU控制設備與中斷輸入端連接。外設有事件產生,會有中斷信號出現,CPU從節(jié)電狀態(tài)轉換為事件處理狀態(tài),處理后又再次進入節(jié)電狀態(tài)。

3.3編譯低功耗技術

基于編譯技術優(yōu)化系統(tǒng)設計,可以起到減少系統(tǒng)功耗作用,主要是由于不同軟件算法的消耗時間不同,盡管可以實現同一功能,也會由于指令不同功耗不同。因此,選用匯編語言開發(fā)系統(tǒng)選擇功率小的算法以及消耗時間短的指令,優(yōu)化系統(tǒng)設計,以此來降低系統(tǒng)功耗。

3.4延時程序設計

基于延時程序設計,具體表現形式有硬件定時器延時和軟件延時兩種方法。通常情況下,硬件定時器延時方法較為常見,在降低功耗同時有效提升程序運行效率。究其根本,嵌入式處理器待機模式狀態(tài)下,調整CPU進入到停止運行狀態(tài),定時器正常工作降低功耗。調用延時程序,CPU進入待機狀態(tài),定時器倒計時,到達預設時間后喚醒CPU。這樣控制CPU空閑時停止運行,可以起到降低功耗的作用,效果顯著。

四、結束語

綜上所述,嵌入式系統(tǒng)設計優(yōu)化中,為了保證系統(tǒng)正常運行同時,降低系統(tǒng)功耗,盡可能延長電池使用時間,需要多方考慮增加功耗因素,多角度分析系統(tǒng)運行條件,選擇最優(yōu)的低功耗設計方案,進而實現節(jié)能降耗目標。

參? 考? 文? 獻

[1]王俊,譚榮華.基于嵌入式技術的超低功耗紅外光通信系統(tǒng)設計[J].激光雜志,2020,41(03):177-181.

[2]孫紅軍.艦船嵌入式電子系統(tǒng)低功耗可靠性測試模型分析[J].艦船科學技術,2020,42(02):178-180.

[3]王穎.CEVA:嵌入式系統(tǒng)必須滿足高性能和低功耗的要求[J].中國電子商情(基礎電子),2019(12):44-45.

[4]單祥茹.重大變革:瑞薩電子正在將嵌入式系統(tǒng)優(yōu)勢轉化到物聯(lián)網領域[J].中國電子商情(基礎電子),2019(04):13-15.

[5]尹汪宏,李媛媛,徐瑩,蘇警.基于GPRS遠程通信的嵌入式低功耗數據采集系統(tǒng)設計[J].安徽電子信息職業(yè)技術學院學報,2017,16(04):14-16.

[6]張瑞峰,馬文杰.一種改進算法的低功耗嵌入式系統(tǒng)代碼壓縮設計[J].微電子學與計算機,2016,33(05):85-88.

[7]朱賀飛,陸超,周曉方,閔昊,周電.針對嵌入式系統(tǒng)的低功耗存儲器管理單元設計[J].計算機工程,2017,21(05):226-228.

猜你喜歡
電磁干擾嵌入式系統(tǒng)
淺析艦船雷達對通信系統(tǒng)的電磁干擾
某研究堆中子計數裝置工作異常的分析與處理
某系留氣球氣壓測量設備的電磁兼容性改進
辦公自動化系統(tǒng)的設計
基于物聯(lián)網項目驅動的嵌入式系統(tǒng)教學改革的研究與實踐
嵌入式系統(tǒng)課程“中斷、異常與事件”教學實踐及啟示
面向實踐創(chuàng)新人才培養(yǎng)的嵌入式系統(tǒng)教學研究
電氣線路互聯(lián)系統(tǒng)(EWIS)線束保護設計研究
某型飛機靜止變頻器干擾電臺通話故障分析及改進措施