国产日韩欧美一区二区三区三州_亚洲少妇熟女av_久久久久亚洲av国产精品_波多野结衣网站一区二区_亚洲欧美色片在线91_国产亚洲精品精品国产优播av_日本一区二区三区波多野结衣 _久久国产av不卡

?

用于16位125 MS/s ADC的無(wú)采樣保持運(yùn)放前端電路

2018-07-24 09:38:48張凌東魏敬和陳珍海錢(qián)宏文
關(guān)鍵詞:存器流水線功耗

張凌東,魏敬和,陳珍海,3,錢(qián)宏文

(1.火箭軍駐211廠軍代室,北京 100076;2. 中國(guó)電子科技集團(tuán)第五十八研究所,江蘇 無(wú)錫 214035;3.黃山學(xué)院信息工程學(xué)院,安徽 黃山 245041)

0 引 言

高速、高精度流水線模數(shù)轉(zhuǎn)換器(ADC)是各類(lèi)無(wú)線通信系統(tǒng)中中頻采樣模塊所必需采用的電路。隨著寬帶無(wú)線通信、軟件無(wú)線電和數(shù)字雷達(dá)等應(yīng)用領(lǐng)域的飛速發(fā)展,其中頻采樣系統(tǒng)對(duì)ADC的速度和精度要求不斷提高,現(xiàn)代無(wú)線通信系統(tǒng)對(duì)高速、高精度ADC的精度要求達(dá)到14位200 MS/s和16位100 MS/s以上,并且要有盡量低的功耗[1-2]。

采樣保持電路處于流水線ADC 的最前端,其性能是整個(gè)ADC的最高性能,是制約流水線ADC 系統(tǒng)速度、精度和線性度指標(biāo)優(yōu)勢(shì)的瓶頸,但同時(shí)也是ADC中消耗功耗最大的模塊。對(duì)于開(kāi)關(guān)電容流水線ADC,其采樣保持電路的功耗開(kāi)銷(xiāo)主要是其內(nèi)部使用的采樣保持放大器(SHA),通常SHA占用了流水線ADC功耗的30%以上[3-4],因此消除SHA是降低開(kāi)關(guān)電容流水線ADC的一種重要手段。然而,消除SHA之后,前端電路的精度和線性度指標(biāo)將會(huì)惡化,需要進(jìn)一步優(yōu)化設(shè)計(jì)。

本文設(shè)計(jì)了一種用于高速高精度流水線ADC的無(wú)SHA型4.5-bit前端電路,并被用于一款低功耗16位125 MS/s流水線ADC中進(jìn)行驗(yàn)證。該ADC電路采用0.18 um 1P6M CMOS工藝進(jìn)行流片,測(cè)試結(jié)果良好。

1 無(wú)采樣保持4.5位前端電路結(jié)構(gòu)

在傳統(tǒng)的開(kāi)關(guān)電容流水線ADC中,為保證ADC的高線性度,其內(nèi)部一般都使用了由采樣網(wǎng)絡(luò)和SHA組成的模擬前端。由于該SHA在ADC最前端,必須具備高增益和大帶寬,從而消耗大量的功耗,因此消除SHA的使用就可以極大地減少ADC總體功耗。圖1為本文所設(shè)計(jì)無(wú)SHA的模擬前端電路的具體電路結(jié)構(gòu)。該模擬前端電路直接作為流水線ADC的第一級(jí)子級(jí)電路使用。其中,BSW表示高線性度的柵壓自舉開(kāi)關(guān),其余開(kāi)關(guān)為普通CMOS互補(bǔ)開(kāi)關(guān)。從圖1中可以看出,輸入模擬信號(hào)Vin經(jīng)過(guò)柵壓自舉開(kāi)關(guān)后,直接進(jìn)入第一級(jí)流水線子級(jí)電路中。

圖1 4.5位模擬前端電路結(jié)構(gòu)圖

對(duì)于圖1中所示前端電路,消除SHA以后將面臨2個(gè)其他問(wèn)題[5],第一個(gè)是由16個(gè)比較器構(gòu)成的Sub-ADC和由OTA構(gòu)成的余量增益放大電路這兩個(gè)輸入網(wǎng)絡(luò)的阻抗不匹配問(wèn)題,第二個(gè)是余量增益放大電路中所使用OTA建立時(shí)間減小的問(wèn)題。對(duì)于第一個(gè)問(wèn)題,只要將兩個(gè)輸入網(wǎng)絡(luò)的阻抗失配誤差限制在數(shù)字求和邏輯的糾錯(cuò)范圍之內(nèi),就可以通過(guò)數(shù)字校正技術(shù)進(jìn)行修正,本設(shè)計(jì)通過(guò)采用嚴(yán)格的版圖匹配優(yōu)化技術(shù),將該誤差最小化。對(duì)于第二個(gè)問(wèn)題,本文通過(guò)增加OTA帶寬的方式來(lái)滿足建立時(shí)間惡化問(wèn)題。為了在不增加功耗的條件下實(shí)現(xiàn)更大的帶寬,本設(shè)計(jì)采用的OTA使用了一種改進(jìn)的頻率補(bǔ)償技術(shù)。

圖1中還給出了所設(shè)計(jì)前端電路的多相位控制時(shí)鐘的先后相位關(guān)系,該時(shí)鐘信號(hào)由高電平兩相不交疊時(shí)鐘Ф1和Ф2的基礎(chǔ)上增加了一個(gè)Фclear相。而Ф1p時(shí)鐘為下降沿較Ф1時(shí)鐘略微提前的相位。Фclear和Ф1p兩個(gè)輔助時(shí)鐘相位用于降低開(kāi)關(guān)電容網(wǎng)絡(luò)中OTA輸入端周期性的電荷充放電可能引起的各類(lèi)非理想特性。由于Sub-ADC采用溫度計(jì)碼對(duì)模擬輸入信號(hào)進(jìn)行量化比較,因此一共使用了16個(gè)比較器,采樣電容也因此由16個(gè)大小相等的小電容合成。

2 電路實(shí)現(xiàn)

2.1 OTA電路

高速、高精度開(kāi)關(guān)電容流水線ADC中所采用的OTA通常采用全差分兩級(jí)跨導(dǎo)放大器結(jié)構(gòu)。但是傳統(tǒng)的兩級(jí)跨導(dǎo)運(yùn)算放大器在進(jìn)行頻率補(bǔ)償時(shí),必須大幅提高第二級(jí)運(yùn)放的靜態(tài)電流,才能實(shí)現(xiàn)較寬的單位增益帶寬,這導(dǎo)致該類(lèi)運(yùn)算放大器的功耗居高不下。本文在傳統(tǒng)miller補(bǔ)償技術(shù)的基礎(chǔ)上進(jìn)行了改進(jìn),設(shè)計(jì)了一種不增加靜態(tài)電流就可達(dá)到更大的帶寬的兩級(jí)運(yùn)放電路結(jié)構(gòu),如圖2所示。

圖2 兩級(jí)運(yùn)放電路結(jié)構(gòu)

改進(jìn)的兩級(jí)運(yùn)算放大器電路的第一級(jí)運(yùn)放采用了由MN1、MN2、MN3、MN4、MN5、MP1、MP2、MP3和MP4共9個(gè)MOS管構(gòu)成的套筒式運(yùn)算放大器結(jié)構(gòu);第二級(jí)采用了由MN7和MP5構(gòu)成的正端輸出Class A輸出級(jí),以及由MN8和MP6構(gòu)成的負(fù)端輸出Class A輸出級(jí)。為實(shí)現(xiàn)更好的共??刂?,兩級(jí)電路分別各自使用了一個(gè)共模反饋, CMFB1為第一級(jí)的共模反饋,CMFB2為第二級(jí)的共模反饋。

圖3 兩級(jí)運(yùn)放頻率響應(yīng)曲線

傳統(tǒng)兩級(jí)運(yùn)算放大器為實(shí)現(xiàn)頻率補(bǔ)償,通常在兩級(jí)之間采用miller補(bǔ)償,使主次極點(diǎn)分離,因此第二級(jí)運(yùn)放通常需要非常大的電流才能實(shí)現(xiàn)合適的頻率補(bǔ)償。本設(shè)計(jì)在傳統(tǒng)miller補(bǔ)償?shù)幕A(chǔ)上,進(jìn)一步增加了2個(gè)補(bǔ)償電容Cc2和Cc3。加入補(bǔ)償電容Cc2和Cc3后,將會(huì)形成兩級(jí)運(yùn)放中的主極點(diǎn)進(jìn)一步“內(nèi)推”,而次級(jí)點(diǎn)進(jìn)一步“外推”的效果[6]。因此第二級(jí)運(yùn)放中的MN8和MN7就可以在相對(duì)比較小的跨導(dǎo)要求下即可實(shí)現(xiàn)比較大的單位增益帶寬,這樣可以大大減小MN8和MN7的電流,從而實(shí)現(xiàn)在不增加靜態(tài)電流的條件下達(dá)到增大帶寬的目的。圖3所示為該兩級(jí)運(yùn)放仿真得到的頻率響應(yīng)曲線,可以看出單位增益帶寬大于2.4GHz,滿足125MS/s子級(jí)電路對(duì)OTA的帶寬要求。

2.2 比較器電路

本設(shè)計(jì)中比較器采用典型的動(dòng)態(tài)鎖存比較器,其電路實(shí)現(xiàn)如圖4所示。該比較器由3級(jí)組成:輸入預(yù)放大電路(M0-M6)、NMOS與PMOS 遲滯鎖存器(M7-M10)和輸出S-R鎖存器 (M14-M21)。輸入預(yù)放大電路采用NMOS管輸入PMOS管有源負(fù)載的基本結(jié)構(gòu),在對(duì)輸入信號(hào)進(jìn)行放大的同時(shí)對(duì)遲滯鎖存器的“回踢”噪聲進(jìn)行隔離。NMOS開(kāi)關(guān)管M3和M4用于在比較器不工作時(shí)關(guān)斷預(yù)放大電路,一方面可以減小功耗,另外還可以進(jìn)一步減小“回踢”噪聲。遲滯鎖存器同時(shí)采用了NMOS與PMOS 遲滯鎖存器結(jié)構(gòu)用于提高鎖存速度,另外在兩個(gè)差分信號(hào)節(jié)點(diǎn)之間還采用了一個(gè)復(fù)位開(kāi)關(guān)M13,以消除復(fù)位開(kāi)關(guān)M11和M12的失調(diào)。同樣為減小功耗,M22將在比較器不工作時(shí)關(guān)斷遲滯鎖存器。輸出S-R鎖存器將對(duì)遲滯鎖存器的輸出進(jìn)行進(jìn)一步整形,同時(shí)對(duì)比較結(jié)果進(jìn)行鎖存保持。

圖4 動(dòng)態(tài)比較器電路實(shí)現(xiàn)

3 前端電路在16位ADC中的應(yīng)用

本文所設(shè)計(jì)的模擬前端電路已成功運(yùn)用于一款16位125 MS/s流水線ADC電路中。圖5所示為該16位125 MS/s流水線ADC的結(jié)構(gòu)框圖。為降低16位ADC的整體功耗,前端第一級(jí)子級(jí)電路采用本文所設(shè)計(jì)了4.5位無(wú)SHA模擬前端電路。該ADC一共采用了11級(jí)子級(jí)電路。圖6給出了ADC的FFT測(cè)試曲線,可以看出采用本文所設(shè)計(jì)模擬前端電路后,該16位ADC對(duì)于10.1 MHz信號(hào)進(jìn)行采樣得到的信噪比為77.5dBc、無(wú)雜散動(dòng)態(tài)范圍為94.8 dBc,顯示出良好的動(dòng)態(tài)性能。整個(gè)ADC的功耗為330 mW,其中本文所設(shè)計(jì)模擬前端電路的功耗為50 mW。另外,4.5位前端電路占用的芯片面積為1×0.7 mm2。

圖5 16位125 MS/s ADC結(jié)構(gòu)框圖

圖6 FFT測(cè)試曲線

4 結(jié) 語(yǔ)

本文提供了一種應(yīng)用于高速高精度開(kāi)關(guān)電容流水線ADC的無(wú)SHA 4.5-bit模擬前端電路,并被用于一款低功耗16位125 MS/s流水線ADC中進(jìn)行驗(yàn)證。測(cè)試結(jié)果顯示,該ADC達(dá)到的信噪比為77.5 dBc、無(wú)雜散動(dòng)態(tài)范圍為94.8 dBc,表明本文所設(shè)計(jì)模擬前端電路滿足ADC的性能要求。

猜你喜歡
存器流水線功耗
低面積與低延遲開(kāi)銷(xiāo)的三節(jié)點(diǎn)翻轉(zhuǎn)容忍鎖存器設(shè)計(jì)
Gen Z Migrant Workers Are Leaving the Assembly Line
一種低成本的四節(jié)點(diǎn)翻轉(zhuǎn)自恢復(fù)鎖存器設(shè)計(jì)
一種低功耗的容軟錯(cuò)誤鎖存器設(shè)計(jì)
流水線
揭開(kāi)GPU功耗的面紗
數(shù)字電路功耗的分析及優(yōu)化
電子制作(2016年19期)2016-08-24 07:49:54
報(bào)廢汽車(chē)拆解半自動(dòng)流水線研究
“功耗”說(shuō)了算 MCU Cortex-M系列占優(yōu)
電子世界(2015年22期)2015-12-29 02:49:44
IGBT模型優(yōu)化及其在Buck變換器中的功耗分析
昭觉县| 诸城市| 屯昌县| 九龙城区| 伊宁县| 灵山县| 赣榆县| 昌平区| 普定县| 阿鲁科尔沁旗| 化隆| 乌拉特后旗| 万源市| 霍林郭勒市| 清涧县| 缙云县| 祁东县| 儋州市| 南华县| 定兴县| 哈密市| 大厂| 渑池县| 山东省| 奉化市| 同江市| 突泉县| 泾川县| 乐陵市| 时尚| 文登市| 会宁县| 司法| 华安县| 金昌市| 岳普湖县| 牟定县| 普兰县| 顺义区| 富川| 金沙县|