国产日韩欧美一区二区三区三州_亚洲少妇熟女av_久久久久亚洲av国产精品_波多野结衣网站一区二区_亚洲欧美色片在线91_国产亚洲精品精品国产优播av_日本一区二区三区波多野结衣 _久久国产av不卡

?

FPGA控制下面陣CCD時序發(fā)生器設計及硬件實現(xiàn)

2011-04-23 10:13:02朱冰蓮杜培強運明華
電子科技 2011年6期
關鍵詞:感光寄存器時序

朱冰蓮,杜培強,運明華

(重慶大學通信工程學院,重慶 400044)

CCD是利用光電轉換原理把圖像信號轉換為電信號,即把一幅按空間域分布的光學圖像,轉換成為一串按時間域分布的視頻信號的半導體元器件。因其具有體積小、重量輕、功耗低、靈敏度高、工作穩(wěn)定、壽命長、自掃描和便于同計算機接口等優(yōu)點,被廣泛應用于圖像傳感和非接觸式測量[1]。CCD應用的關鍵問題之一,是驅(qū)動時序發(fā)生器設計。它直接關系到CCD的信號處理能力、轉換效率和信噪比等光電轉換特征。針對Sony公司面陣CCD ICX098BQ的工作原理和驅(qū)動時序的要求,給出了驅(qū)動時序發(fā)生器的具體設計,使用VHDL語言對驅(qū)動時序發(fā)生器的實現(xiàn)方案進行了硬件描述,采用Quartus II 8.0對所設計的時序發(fā)生器進行了功能仿真,在該驅(qū)動時序發(fā)生器作用下,對Sony公司ICX98BQ面陣CCD產(chǎn)生的輸出信號波形進行了驗證。

1 CCD成像系統(tǒng)

CCD成像系統(tǒng)如圖1所示,目標通過光學系統(tǒng)成像在CCD上。在偏置電壓和驅(qū)動脈沖的作用下,CCD完成光電荷的轉移、存貯等工作,將光信號轉換成具有直流分量的模擬電信號。形成的模擬電信號經(jīng)過信號處理器,進行除噪、增益和模數(shù)轉換后,將數(shù)據(jù)傳輸?shù)斤@示器或計算機上,進行后期處理。

圖1 CCD成像系統(tǒng)框圖

在上述系統(tǒng)中,CCD信號采集模塊是關鍵。對此,主要對CCD信號采集進行分析。

2 面陣CCD圖像傳感器驅(qū)動時序分析

2.1 Sony ICX098BQ型面陣CCD

ICX098BQ是 Sony公司生產(chǎn)的一款1/4英寸(0.635 cm),具有可變電子快門的行間轉移型彩色面陣CCD芯片,芯片結構如圖2所示[2]。該芯片靈敏度高,暗電流小,具有較好的抗彌散功能。

圖2 Sony ICX098BQ芯片內(nèi)部結構圖

ICX098BQ芯片由感光陣列、垂直移位寄存器、水平移位寄存器和輸出放大器4個主要部分組成。要使該CCD芯片正常工作,需要8路驅(qū)動時鐘來驅(qū)動。分別為 4 路垂直轉移時鐘 VΦ1、VΦ2A、VΦ2B、VΦ3,控制垂直移位寄存器中的電荷信號向水平移位寄存器移動,其中當VΦ2A和 VΦ2B為+15 V高電平時作為讀出轉移時鐘,將感光陣列的信號電荷轉移到垂直移位寄存器中;兩路水平轉移時鐘HΦ1、HΦ2,控制水平移位寄存器中的電荷信號向前遷移;復位門時鐘RG,使水平移位寄存器中的電荷信號順利輸出,其頻率為10 MHz,直接決定CCD電荷信號的水平輸出頻率并控制曝光量的電子快門時鐘ΦSUB。

上述驅(qū)動信號均由CCD驅(qū)動時序發(fā)生器產(chǎn)生。由于面陣CCD的驅(qū)動信號數(shù)量多,相位要求嚴格,且需要多種電壓的驅(qū)動,因此進行時序分析并設計出高精度的驅(qū)動時序電路是問題的關鍵。

2.2 驅(qū)動時序分析

ICX098BQ芯片的一個工作周期分為4個階段:感光階段、垂直轉移階段、幀轉移階段和水平讀出階段。感光階段進行光電轉換,完成感光陣列的電荷積累。垂直轉移階段實現(xiàn)感光陣列積累的電荷包讀出轉移到相鄰的垂直移位寄存器。幀轉移和水平讀出階段包括電荷包從垂直移位寄存器向水平移位寄存器并行轉移以及從水平移位寄存器向輸出放大器的串行輸出。

在 CCD 工作周期中,首先在 VΦ1、VΦ2A、VΦ2B、VΦ3的控制下,感光陣列的垂直移位寄存器進行一次電荷轉移,將之前殘留下來的電荷徹底清除,為下一步做好準備。然后垂直驅(qū)動時鐘V1將持續(xù)一段高電平。此刻,讀出時鐘V2A、V2B跳變?yōu)?15 V的高電平窄脈沖,讀出時鐘迅速將感光陣列中的所有像素電荷并行地轉移到相鄰的垂直移位寄存器中。在每個行消隱期間,垂直移位寄存器中的電荷在四相垂直驅(qū)動時鐘 VΦ1、VΦ2A、VΦ2B、VΦ3交替作用下逐行地向水平寄存器轉移。此時水平驅(qū)動時鐘 HΦ1、HΦ2保持不變。在行正程期間,轉移到水平寄存器的一行信號電荷受頻率為10 MHz的兩相水平驅(qū)動時鐘 HΦ1、HΦ2控制,向浮置擴散放大器水平轉移。輸出放大器以復位門時鐘RG的頻率將像素電荷逐一轉換成信號電壓后串行輸出,在輸出端得到與光學圖像對應的一行的視頻信號。

3 基于VHDL的時序發(fā)生器設計

由于面陣CCD驅(qū)動時序的復雜性,選用硬件描述語言VHDL設計CCD時序。VHDL采用自頂向下的設計方式,具有較強的硬件描述能力和仿真能力[3-4]。在程序中,定義的輸入輸出端包括兩個輸入端和10個輸出端。

整個驅(qū)動時序發(fā)生器的實現(xiàn)程序為兩重嵌套的循環(huán),整個過程采用3段式狀態(tài)機來完成。一個CCD工作周期流程如下:

(1)對水平寄存器進行清空復位。

(2)垂直轉移,將電荷從感光區(qū)轉移到相鄰的垂直移位寄存器。

(3)進行幀轉移和水平讀出階段。幀轉移一行,水平讀出一行,直到整幀讀出完畢。

(4)返回,讀取下一幀。即返回步驟(1)。

狀態(tài)轉移圖如圖3所示。

IDLE:為空閑狀態(tài);當積分啟動后,轉到狀態(tài)1。

狀態(tài)1:為預讀出狀態(tài);讀出水平寄存器內(nèi)的電荷,當水平讀出700個電荷后,轉向狀態(tài)2,否則,自循環(huán)。

狀態(tài)2:為垂直轉移狀態(tài);使感光區(qū)的電荷轉移到垂直移位寄存器,垂直轉移后,轉到狀態(tài)3。

圖3 CCD工作周期狀態(tài)圖

狀態(tài)3:幀轉移狀態(tài);其中Flag為場有效標志,當Flag=1時,進入積分狀態(tài),開始下一幀的工作。

狀態(tài)4:水平讀出狀態(tài)。

狀態(tài)5:積分狀態(tài),轉向空閑狀態(tài),開始下一幀的工作。

根據(jù)分析,設計出產(chǎn)生上述時序的頂層原理圖,如圖4所示。

圖4 CCD時序發(fā)生器模塊頂層原理圖

在CCD時序發(fā)生器模塊中,輸入為時鐘和復位信號,以及兩路同步信號VD和HD;輸出除了CCD驅(qū)動所需的10路信號外,還包括SHP和SHD兩路用于相關雙采樣的電路以及暗像元、啞像元驅(qū)動時序。

在對VHDL語言描述的時序發(fā)生器進行編譯后,對驅(qū)動時序發(fā)生器進行功能仿真,仿真結果如圖5所示。

通過對FPGA芯片程序的下載,將功能模塊集成于CycloneII系列芯片EP2C8T144C8N中。該時序發(fā)生器頂層模塊程序資源占用率僅為3%。

4 硬件實現(xiàn)以及測試結果

CCD信號采集驅(qū)動電路硬件部分主要分為兩個部分,即CCD驅(qū)動電路和偏置電壓的設計[6-10]。

圖5 驅(qū)動時序發(fā)生器仿真結果

4.1 偏置電壓電路

對ICX098BQ的數(shù)據(jù)手冊進行分析,HΦ1、HΦ2水平移位驅(qū)動工作電壓峰峰值為3.3 V,分別為-3.3~0 V 和0~3.3 V,VΦ1、VΦ3垂直轉移工作電壓為5.5 V(-5.5 ~0 V),VΦ2A、VΦ2B為三電平,工作電壓為(-5.5 V、0 V、+15 V)。因而需要-5.5 V和+15 V作為CCD垂直驅(qū)動時序的工作電壓。偏置電壓+15 V和-5.5 V采用Linear公司生產(chǎn)的LDOLT3487獲得,偏置電壓產(chǎn)生電路如圖6所示。

圖6 CCD電壓轉換電路

LT3487是一款單芯片穩(wěn)壓器[5],可以在單輸入電壓(2.3~16 V)基礎上,獲得正負電壓。與其他同類型穩(wěn)壓器相比,其輸出斷開功能可避免在器件關閉期間出現(xiàn)直流漏電所導致的功率損耗。文中輸入電壓值為+5 V,通過USB接口從電腦得到,其供電能力完全能夠滿足驅(qū)動及CCD電路的電流消耗。

4.2 驅(qū)動器電路

如圖7所示,CCD工作所需的驅(qū)動時序均由CycloneII系列器件EP2C8T144C8N產(chǎn)生。在CCD工作所需的 4 路垂直驅(qū)動時鐘 VΦ1、VΦ3、VΦ2A、VΦ2B中,VΦ1、VΦ3為兩電平,VΦ2A、VΦ2B為三電平。而 FPGA產(chǎn)生的信號只有‘0’和‘1’兩種狀態(tài)。對此,可將時序發(fā)生器中的XV2和XV3時序分別與XSG1和XSG2時序利用脈沖合成驅(qū)動器CXD1267AN進行合成來生成 VΦ2A、VΦ2B[6-8]。

圖7 CCD驅(qū)動電路

如圖7所示,在FPGA產(chǎn)生的時序發(fā)生器的10路信號中,XV1、XV2、XSG1、XV3、XSG2、XV4經(jīng)過脈沖合成驅(qū)動器 CXD1267AN后,合成為 VΦ1、VΦ2A、VΦ2B、VΦ3;而 H1、H2和復位脈沖 RR 通過ACT04反相器后進入CCD進行工作,提升了H1、H2和RG的驅(qū)動電壓,增加了CCD的水平讀出能力。驅(qū)動電路在-5.5 V和+15 V的電壓下工作。在電壓偏置電路和驅(qū)動電路的工作下,產(chǎn)生的CCD信號為包含直流分量大小為幾百mV的交流信號[9-10]。

4.3 硬件測試結果

物體的圖像經(jīng)過光學鏡頭投射到面陣CCD上,并將上文實現(xiàn)的驅(qū)動時序用于面陣CCD的驅(qū)動,并用示波器對隔直后的CCD信號進行測量。

圖8為CCD輸出的某一行中各感光像元電荷信號的波形,每個周期代表一個像元。每個像素單元分為3部分,它們分別是復位脈沖饋入、參考電平和數(shù)據(jù)電平。每個周期中的尖峰為復位脈沖饋入到CCD的讀出電容,在CCD輸出波形中形成,每個像素感受到光信號的有效值由參考電平和數(shù)據(jù)電平的差表示。由此可見,在驅(qū)動時序作用下面陣CCD能正常工作。

圖8 像元信號波形截圖

5 結束語

時序控制方案采用VHDL語言進行設計,用EDA軟件對所設計的驅(qū)動電路進行了仿真。仿真結果表明,該驅(qū)動電路能夠滿足面陣CCD驅(qū)動時序的求。

[1] 王慶有.CCD應用技術[M].天津:天津大學出版社,2000.

[2] Sony Corporation.ICX098BQ datasheet[M].Japan:Sony Corporation,2001.

[3] 高志國,萬堃,曹益平.VHDL在CCD驅(qū)動電路中的應用[J].光學儀器,2006,28(3):21-27.

[4] RAN Xiaoqiang,WEN Desheng,ZHENG Peiyun,et al.Designing on driving schedule generator for space array CCD camera and hardware based on CPLD[J].Acta Photonica Sinica,2007,3699(2):364-367.

[5] Linear Technology Corporation.LT3847 datasheet[M].USA:Linear Technology Corporation,2006.

[6] 潘峰,王利剛.CCD降噪技術研究[J].電子技術,2002(10):24-26.

[7] 丁忠林,劉堯猛,張建民.動態(tài)CCD驅(qū)動電路的設計與實現(xiàn)[J].微計算機信息,2007,29(10):54-56.

[8] 孫克輝.射頻電容式傳感器的原理與設計[J].儀表技術與傳感器,1998(9):7-9.

[9] 王艷菊,王喜年,王玉田.基于電容式傳感器的儲液智能化測量系統(tǒng)[J].微計算機信息,2007(7):178-180.

[10]何希才.傳感器及其應用電路[M].北京:電子工業(yè)出社,2001.

猜你喜歡
感光寄存器時序
基于時序Sentinel-2數(shù)據(jù)的馬鈴薯遙感識別研究
感光食物,吃了會變黑?
好日子(2022年6期)2022-08-17 07:17:06
基于Sentinel-2時序NDVI的麥冬識別研究
Lite寄存器模型的設計與實現(xiàn)
計算機應用(2020年5期)2020-06-07 07:06:44
中國感光學會2019年活動計劃表
影像技術(2019年5期)2019-09-10 07:22:44
一種光線方向傳感器和采用該傳感器的太陽能發(fā)電系統(tǒng)
分簇結構向量寄存器分配策略研究*
一種毫米波放大器時序直流電源的設計
電子制作(2016年15期)2017-01-15 13:39:08
DPBUS時序及其設定方法
河南科技(2014年15期)2014-02-27 14:12:36
一種新型的手動感光膠涂布設備
拉孜县| 临西县| 婺源县| 舞阳县| 庄河市| 库车县| 永春县| 定边县| 大石桥市| 甘谷县| 东城区| 磴口县| 武穴市| 商城县| 新野县| 云梦县| 兴安县| 兴山县| 晋宁县| 卢氏县| 章丘市| 右玉县| 同德县| 安塞县| 光山县| 兰坪| 尼玛县| 义马市| 富裕县| 元谋县| 和平区| 宁津县| 澄城县| 云林县| 山西省| 金乡县| 剑川县| 射洪县| 明溪县| 深泽县| 理塘县|