国产日韩欧美一区二区三区三州_亚洲少妇熟女av_久久久久亚洲av国产精品_波多野结衣网站一区二区_亚洲欧美色片在线91_国产亚洲精品精品国产优播av_日本一区二区三区波多野结衣 _久久国产av不卡

?

數(shù)字預(yù)失真器OP6180在宏基站中的應(yīng)用*

2019-06-25 06:03:20譚大倫
通信技術(shù) 2019年6期
關(guān)鍵詞:基帶時(shí)鐘鏈路

譚大倫,張 海

(杰創(chuàng)智能科技股份有限公司,廣東 廣州 510663)

0 引 言

隨著無(wú)線通信技術(shù)的飛速發(fā)展,3G/4G系統(tǒng)傳輸?shù)男盘?hào)具有寬頻帶、高峰均比的特點(diǎn)。這對(duì)射頻功率放大器(Power Amplifier,PA)計(jì)提出了更高的要求。由于射頻功率放大器固有的非線性和記憶效應(yīng)[1],信號(hào)經(jīng)過(guò)放大后,不僅會(huì)產(chǎn)生嚴(yán)重的帶內(nèi)失真和帶外頻譜擴(kuò)展,還會(huì)增大通信系統(tǒng)誤碼率,干擾鄰近信道。作為寬帶無(wú)線移動(dòng)通信系統(tǒng)[2]中不可缺少的關(guān)鍵器件,線性化技術(shù)的實(shí)現(xiàn)既能保證功率放大器的高效率,又能滿足寬帶無(wú)線通信系統(tǒng)對(duì)其線性度的高要求。數(shù)字預(yù)失真作為最有效的射頻功率放大器線性化技術(shù)之一,憑借對(duì)消效果明顯、性能穩(wěn)定、處理信號(hào)頻帶寬、生產(chǎn)成本較低等優(yōu)勢(shì),廣泛應(yīng)用于無(wú)線通信系統(tǒng)基站中。

1 DPD系統(tǒng)硬件設(shè)計(jì)

整個(gè)數(shù)字預(yù)失真(Digital Pre-Distortion,DPD)信道單元采用模塊化的設(shè)計(jì)思想,硬件框圖如圖1所示,主要包括Doherty功放板[3]、DPD發(fā)射板(射頻部分和數(shù)字部分)、基帶處理板三個(gè)部分組成,

整個(gè)信道單元的關(guān)鍵就是DPD系統(tǒng)。DPD發(fā)射板采用博通公司OP6180芯片作為整個(gè)系統(tǒng)的核心芯片,射頻部分主要完成混頻、放大、濾波、反饋衰減等功能,數(shù)字部分主要完成模數(shù)轉(zhuǎn)換器(Analogto-Digital Converter,ADC)、數(shù)模轉(zhuǎn)換器(Digitalto-Analog Converter,DAC)、時(shí)鐘系統(tǒng)、基帶控制處理、波峰因子消減(Crest Factor Reduction,CFR)、DPD等。本文圍繞DPD芯片OP6180進(jìn)行硬件設(shè)計(jì)和軟件設(shè)計(jì)重點(diǎn)描述,首先進(jìn)行芯片介紹、芯片推薦中頻方案比較、對(duì)DPD的指標(biāo)進(jìn)行描述,其次講解OP6180芯片的軟件設(shè)計(jì)實(shí)現(xiàn),最后對(duì)整個(gè)DPD發(fā)射指標(biāo)進(jìn)行比較。

圖1 信道單元功能示意圖

1.1 發(fā)射方案介紹

Optichron公司推出的OP6180系列是首款具有8路、6路和4路多載波的商用數(shù)字預(yù)矯正處理器,為CFR和DPD處理提供了一種單芯片解決方案,該器件無(wú)需算法,無(wú)需外部處理器或支持電路,可降低系統(tǒng)設(shè)計(jì)的難度和成本。OP6180系列可以同時(shí)支持2G、3G和4G通信,多標(biāo)準(zhǔn)基站可利用該器件以低本高效的方式完成升級(jí)。

OP6180-1芯片具有20MHz的2G信號(hào)帶寬以及35 MHz的3G/4G信號(hào)帶寬,OP6180具有30 MHz的2G信號(hào)帶寬以及50 MHz的3G/4G信號(hào)帶寬??商幚?00 MHz到3.7 GHz范圍內(nèi)的光譜頻率,數(shù)據(jù) 速 率 125 MS/s、185 MS/s、208 MS/s、250 MS/s可選,數(shù)據(jù)接口支持LVCMOS和LVDS標(biāo)準(zhǔn)接口;預(yù)失真處理跟信號(hào)調(diào)制方式無(wú)關(guān),可與多種功率放大器結(jié)構(gòu)(包括AB和Doherty類)以及任何調(diào)制方案聯(lián)合使用,OP6180在滿足頻譜屏蔽和EVM要求的同時(shí),通過(guò)增加效率和最小退避實(shí)現(xiàn)更高的功率。支持零中頻(Zero Intermediate Frequency,ZIF)、單邊帶(Single Side Band,SSB)和實(shí)中頻(Real Intermediate Frequency,realIF)架構(gòu)[4]。如圖2~圖4所示:

OP6180支持零中頻輸出,數(shù)字基帶I/Q信號(hào)從DPD預(yù)失真引擎輸出經(jīng)過(guò)兩路D/A轉(zhuǎn)換變?yōu)槟MI/Q信號(hào),模擬I/Q信號(hào)經(jīng)模擬低通濾波器濾波后,分別與正交的兩路射頻載頻信號(hào)混頻后進(jìn)行疊加,轉(zhuǎn)變?yōu)槟M射頻調(diào)制信號(hào),經(jīng)由功放PA的放大后,通過(guò)雙工器發(fā)射出去,零中頻省去了模擬中頻級(jí)的處理。ZIF主要優(yōu)點(diǎn):降低帶通濾波器(Band Pass Filter,BPF)設(shè)計(jì)要求,降低了ADC的采樣率要求,由于解調(diào)制的輸出頻點(diǎn)為零,所以系統(tǒng)沒(méi)有和中頻有關(guān)的各種雜散信號(hào),大大減少各種濾波器的需求。缺點(diǎn):本振泄露和不必要鏡像在帶內(nèi)并且不能被濾除,需要較高的算法來(lái)進(jìn)行校準(zhǔn),因此要求I/Q非常均衡。但是零中頻架構(gòu)反饋鏈路不能與發(fā)射鏈路共用本振,需要兩個(gè)本振信號(hào),增加了電路復(fù)雜度。因?yàn)榉答佹溌凡捎脤?shí)中頻信號(hào),中心頻點(diǎn)一般設(shè)置為0.75Fs。

圖2 零中頻系統(tǒng)框圖

圖3 單邊帶系統(tǒng)框圖

圖4 實(shí)中頻系統(tǒng)框圖

單邊帶(SSB)架構(gòu)與零中頻架構(gòu)相似,只是SSB架構(gòu)反射通路和反饋通路可用同一個(gè)本振,而且其中頻信號(hào)由DAC產(chǎn)生。SSB主要優(yōu)點(diǎn):在混頻器輸出端,本振泄露和不必要鏡像會(huì)得到30 dB以上的抑制,可以降低后端帶通濾波器(BPF)設(shè)計(jì)要求。SSB同樣需要雙路DAC,發(fā)射鏈路和反饋鏈路可以共用本振。

實(shí)數(shù)中頻輸出簡(jiǎn)稱實(shí)中頻,基帶數(shù)據(jù)輸入在,首先在OP6180進(jìn)行增益和內(nèi)插,在進(jìn)行波峰因子消減(CFR)、數(shù)字預(yù)失真(DPD)后輸出I/Q信號(hào),I/Q信號(hào)就可通過(guò)數(shù)字低通濾波器(LPF)進(jìn)行濾波后輸出給DAC芯片,發(fā)射鏈路和反饋鏈路可以共用本振。實(shí)中頻結(jié)構(gòu)的優(yōu)點(diǎn)為:本振泄露和鏡像信號(hào)都可以通過(guò)簡(jiǎn)單的濾波器濾除,無(wú)需做任何校準(zhǔn),只需要一路反饋 ADC;缺點(diǎn)在于:對(duì)反饋通道的ADC采樣率要求高,尤其是高帶寬信號(hào)。但是實(shí)中頻架構(gòu)允許處理預(yù)失真信號(hào)帶寬達(dá)到102.5 MHz,實(shí)信號(hào)頻率可達(dá)150 MHz,一個(gè)本振減少了電路的復(fù)雜性,只需要調(diào)整同一個(gè)本振就可調(diào)整發(fā)射和反饋通路。

綜上所述,3種架構(gòu)各有優(yōu)缺點(diǎn),考慮到系統(tǒng)的實(shí)現(xiàn)、難度及復(fù)雜度,本方案采用實(shí)中頻架構(gòu)。

1.2 時(shí)鐘系統(tǒng)設(shè)計(jì)

時(shí)鐘系統(tǒng)再高速印制板中處于非常重要的角色,整個(gè)時(shí)鐘系統(tǒng)需要考慮拓?fù)鋱D、走線以及頻率合理分配,主要用于為AD/DA、DPD、現(xiàn)場(chǎng)可編程門(mén)陣列(Field Programmable Gate Array,F(xiàn)PGA)芯片提供運(yùn)行時(shí)鐘,同時(shí)給發(fā)射數(shù)據(jù)、反饋數(shù)據(jù)和DPD接收數(shù)據(jù)提供差分跟隨時(shí)鐘,時(shí)鐘頻率為12.8 MHz,要求精度在1E-9以上。

由于系統(tǒng)時(shí)鐘路數(shù)較多,同時(shí)ADC芯片對(duì)時(shí)鐘抖動(dòng)要求比較嚴(yán)格,選用HMC832鎖相環(huán)芯片提供高速時(shí)鐘頻率,選用時(shí)鐘芯片AD9516通過(guò)內(nèi)部分頻器分出各路時(shí)鐘,DPD發(fā)射板時(shí)鐘模塊如圖5所示。

圖5 時(shí)鐘系統(tǒng)框圖

圖6 是一個(gè)典型的OP6180時(shí)鐘系統(tǒng)參考設(shè)計(jì)。ADC、DAC的采樣時(shí)鐘,OP6180的參考時(shí)鐘,基帶時(shí)鐘由時(shí)鐘芯片提供,基帶數(shù)據(jù)隨路時(shí)鐘由基帶處理器(FPGA)提供,反饋輸入接口時(shí)鐘由反饋ADC提供。輸出接口隨路時(shí)鐘由OP6180內(nèi)部產(chǎn)生,作為外部DAC數(shù)據(jù)同步時(shí)鐘。

圖6 OP6180時(shí)鐘分布圖

1.3 OP6180的數(shù)據(jù)接口

OP6180配備了三個(gè)信號(hào)輸入/輸出端口,每個(gè)端口的配置都很靈活,因此可以適應(yīng)整個(gè)系統(tǒng)的數(shù)據(jù)速率和工作頻率。一個(gè)端口用于基帶信號(hào)數(shù)據(jù)輸入,一個(gè)端口用于處理信號(hào)數(shù)據(jù)輸出,另一個(gè)端口用于接收反饋數(shù)據(jù)輸入?;鶐盘?hào)數(shù)據(jù)輸入由I/Q 2路16bit LVCMOS標(biāo)準(zhǔn)接口,最大時(shí)鐘速率為125MHz。處理信號(hào)數(shù)據(jù)輸出由LVDS和LVCMOS兩種標(biāo)準(zhǔn)接口,OP6180-2最高時(shí)鐘可達(dá)250 MHz,反饋數(shù)據(jù)與處理信號(hào)數(shù)據(jù)輸出的指標(biāo)一樣。數(shù)據(jù)接口采用高端對(duì)齊,假設(shè)輸入數(shù)據(jù)位寬只有14 bit,則數(shù)據(jù)總線最低2位拉低。另外,輸入接口的數(shù)據(jù)速率可以是系統(tǒng)核時(shí)鐘的分?jǐn)?shù)分頻比,對(duì)應(yīng)內(nèi)插因子1x、1.5x、2x、2.5x、3x或者4x。整個(gè)OP6180系列的數(shù)據(jù)接口如表1所示,其中-1代表OP6180-1,-2代表OP6180-2。

設(shè)計(jì)中我們基帶信號(hào)數(shù)據(jù)輸入時(shí)鐘是100 MHz,處理信號(hào)數(shù)據(jù)輸出是200 MHz,反饋數(shù)據(jù)時(shí)鐘是200 MHz。

表1 數(shù)據(jù)I/O接口

2 DPD訓(xùn)練流程

OP6180為了幫助用戶節(jié)約開(kāi)發(fā)時(shí)間,方便開(kāi)發(fā)人員測(cè)試,因而提供豐富的接口函數(shù)及相關(guān)的狀態(tài)寄存器。根據(jù)OP6180提供的內(nèi)部控制器為參考,結(jié)合實(shí)際運(yùn)用環(huán)境,我們自己開(kāi)發(fā)了一個(gè)上位機(jī)調(diào)測(cè)軟件,調(diào)測(cè)軟件的主頁(yè)面如圖7所示,可通過(guò)串口或者網(wǎng)口把信道單元和調(diào)測(cè)上位機(jī)鏈接,總線發(fā)送相關(guān)命令對(duì)其狀態(tài)進(jìn)行查詢及切換。

圖7 DPD系統(tǒng)訓(xùn)練上位機(jī)

在正常工作模式下,我們先把整個(gè)DPD系統(tǒng)的功放參數(shù)設(shè)置好,就可進(jìn)入DPD調(diào)試界面,提前訓(xùn)練好OP6180芯片,找到此功放模塊與DPD芯片匹配參數(shù),使得產(chǎn)品安裝好后就DPD芯片就能運(yùn)行在最契合的狀態(tài)。通過(guò)發(fā)送復(fù)位信號(hào),OP6180內(nèi)部控制器從外掛SPIROM啟動(dòng),加載相關(guān)的寄存器配置,完成初始化操作。狀態(tài)機(jī)進(jìn)入命令等待模式,整個(gè)DPD調(diào)試的狀態(tài)控制流程如圖8所示。

圖8 狀態(tài)控制流程

(1)Reset:復(fù)位,整個(gè)系統(tǒng)參數(shù)為0;

(2)boot:配置相關(guān)寄存器為初始狀態(tài);

(3)pause:暫停;

(4)measure:測(cè)量通路,OP6180輸出數(shù)據(jù),反饋鏈路把數(shù)據(jù)輸入OP6180;

(5)set delay:建立整個(gè)鏈路的整數(shù)延時(shí)時(shí)間;

(6)time loop:測(cè)量整個(gè)鏈路的小數(shù)延時(shí)時(shí)間;

(7)first EQ:FPGA比較信號(hào)相關(guān)功率值;

(8)FB capture:捕獲反饋信號(hào)的信息;

(9)IQ balance:校正I路、Q路信號(hào)的不平衡[5];

(10)EQ run:線性均衡器,校正幅度失真;

(11)DPD run:校正PA非線性失真;

3 結(jié) 語(yǔ)

產(chǎn)品在基站中的測(cè)試數(shù)據(jù)如下,主要測(cè)試儀器:信號(hào)源選擇Agilent EC4438,頻譜儀為Agilent N9020A,外加射頻電纜線、衰減器、電腦等。訓(xùn)練信號(hào)采用15 MHz的寬帶信號(hào),頻點(diǎn)設(shè)置為856.1 MHz,輸出總功率為20.8 dBm,RBW設(shè)置為300 kHz,VBW設(shè)置為1.0 kHz。

圖9所示為對(duì)消前測(cè)試結(jié)果,圖10所示為對(duì)消后測(cè)試結(jié)果。

圖9 對(duì)消前的測(cè)試結(jié)果

圖10 對(duì)消后的測(cè)試結(jié)果

可以看出,在PAPR為20 dBm,帶寬15 MHz的條件下,對(duì)消前輸出信號(hào)的ACLR為-18.5 dBc,數(shù)字預(yù)失真與PA級(jí)聯(lián)對(duì)消后的輸出信號(hào)ACLR為-45.5 dBc,OP6180有效的改善了PA的非線性失真,IMD3≤-65 dBc,改善效果≥25 dB。

通過(guò)對(duì)DPD方案的對(duì)比,充分研究了數(shù)字預(yù)失真DPD系統(tǒng),對(duì)DPD芯片OP6180的內(nèi)部結(jié)構(gòu)及工作原理進(jìn)行重點(diǎn)介紹,并給出了相關(guān)的軟硬件設(shè)計(jì)、調(diào)測(cè)。從實(shí)測(cè)結(jié)果中可以看出,OP6180芯片對(duì)15 MHz寬帶信號(hào)對(duì)消效果明顯,實(shí)際使用過(guò)程中性能穩(wěn)定,很好的解決了功放線性化問(wèn)題,這種技術(shù)在3G/4G基站設(shè)計(jì)中有非常廣闊的應(yīng)用前景。對(duì)于功放的記憶效應(yīng)引起的產(chǎn)品穩(wěn)定性和適應(yīng)性等方面還需要進(jìn)一步完善。

猜你喜歡
基帶時(shí)鐘鏈路
家紡“全鏈路”升級(jí)
天空地一體化網(wǎng)絡(luò)多中繼鏈路自適應(yīng)調(diào)度技術(shù)
別樣的“時(shí)鐘”
古代的時(shí)鐘
有趣的時(shí)鐘
時(shí)鐘會(huì)開(kāi)“花”
2014年LTE基帶收益占蜂窩基帶收益50%以上
AIS基帶信號(hào)的接收與處理
基于3G的VPDN技術(shù)在高速公路備份鏈路中的應(yīng)用
數(shù)字基帶系統(tǒng)的System View仿真設(shè)計(jì)
牟定县| 黄大仙区| 通河县| 金沙县| 西华县| 呼图壁县| 泌阳县| 当雄县| 宣城市| 比如县| 天气| 万州区| 砀山县| 都匀市| 新巴尔虎左旗| 定边县| 绍兴县| 云梦县| 临洮县| 盐山县| 富川| 丹巴县| 宜州市| 汝南县| 安远县| 方山县| 同仁县| 四川省| 福州市| 望都县| 河源市| 松江区| 酒泉市| 进贤县| 芷江| 县级市| 牡丹江市| 通海县| 巴塘县| 凤翔县| 余庆县|