丁文浩
摘要:該文提出了π/4-DQPSK調(diào)制器的總體設計方案,硬件方案包括芯片選型、外圍電路的搭建等;軟件設計方案包括各功能模塊的設計,并采用VHDL語言實現(xiàn)了各模塊的功能;最后通過仿真驗證了設計的可行性和正確性,并在FPGA硬件平臺上完成了設計與實現(xiàn)。這一基于FPGA的π/4-DQPSK調(diào)制器具有較大的實用價值。
關鍵詞:π/4-DQPSK調(diào)制;FPGA;VHDL
中圖分類號:TP313 文獻標識碼:A 文章編號:1009-3044(2014)31-7525-03
Abstract: Overall design of π / 4-DQPSK modulator is proposed. Hardware solutions include chip selection, peripheral circuits and other structures; software design solutions include the design of the functional modules, and use VHDL language to achieve the function of each module; finally, simulations verify the feasibility and correctness, and design and implementation is completed on FPGA hardware platform. This FPGA-based π / 4-DQPSK modulator has great practical value.
Key words: π / 4-DQPSK modulation;FPGAVHDL
四相相對相移鍵控(π/4-DQPSK)是一種線性窄帶數(shù)字調(diào)制技術,相比QPSK具有頻譜利用率高和抗衰落性能強等優(yōu)點,在衛(wèi)星通信和移動通信中得到廣泛應用。FPGA芯片具有體系結(jié)構和邏輯單元靈活、集成度高以及適用范圍寬等特點,能夠大大的縮短設計周期,而且還能提高系統(tǒng)的穩(wěn)定性,提高系統(tǒng)集成的程度,從而實現(xiàn)小型化、便攜化。因此,實現(xiàn)全數(shù)字π/4-DQPSK調(diào)制系統(tǒng)是具有實際應用價值的研究工作。
4 結(jié)論
本文完成了π/4-DQPSK調(diào)制關鍵技術的研究,提出了硬件和軟件的總體設計方案。硬件平臺選用EP1C3TCFPGA,軟件設計方案包括串并轉(zhuǎn)換模塊、差分相位編碼模塊和正弦波發(fā)生器,并在Quartus Ⅱ環(huán)境下采用VHDL語言實現(xiàn)了各模塊的功能。最后,通過仿真驗證了π/4-DQPSK調(diào)制系統(tǒng)的可行性和正確性,在FPGA硬件平臺上實現(xiàn)了π/4-DQPSK調(diào)制系統(tǒng),滿足系統(tǒng)的總體性能要求。
參考文獻:
[1] 柯煒,殷奎喜.基于FPGA的連續(xù)相位π/4DQPSK調(diào)制器和解調(diào)器[J].南京師范大學學報,2004,4(3):41-44.
[2] 張巍,王楠.基于FPGA實現(xiàn)π/4-DQPSK調(diào)制解調(diào)的一種方法[J].信息通信,2013,(7):48-49.
[3] 王永和,長堃.采用FPGA實現(xiàn)π/4 DQPSK調(diào)制器[J].北方交通大學學報,2000,24(5):53-57.
[4] 張野.π/4 DQPSK調(diào)制解調(diào)器設計和實現(xiàn)[J].信息通信,2007,(4):28-30.
[5] 王子軒,龔建榮.基于FPGA的π/4DQPSK調(diào)制[J].信息技術,2009,(6):71-73.
[6] 王軍梅,鐘洪聲,周國勇.實現(xiàn)π/4DQPSK調(diào)制的一種快速算法[J].電子科技大學學報,2005,34(6):747-750.
[7] 蔣娜,鐘洪聲.π/4DQPSK制解調(diào)硬件實現(xiàn)中的誤碼率分析[J].電子工程師,2004,30(12):39-41.
[8] 王靖,李永全.π/4DQPSK和π/4QPSK在移動信道中的性能仿真分析[J].長江大學學報,2006,3(4):107-109.