陳 婧 張 琦 何明華
摘 要:相位舍位及量化噪聲引起的雜散問(wèn)題一直是數(shù)字頻率合成器研究的重點(diǎn)。針對(duì)雜散問(wèn)題,使用了修正頻率控制字和相位抖動(dòng)兩種技術(shù),再結(jié)合延遲疊加方法,很好地降低了幅度量化雜散和相位舍位雜散,提高了系統(tǒng)的信噪比。最終經(jīng)由仿真驗(yàn)證了此方法能夠有效抑制離散的雜散并且能夠很好地改善由于相位抖動(dòng)所引起的底部噪聲過(guò)多的問(wèn)題。
關(guān)鍵詞:DDS頻率合成器;相位抖動(dòng);修正頻率控制字;延遲疊加
中圖分類(lèi)號(hào):TN911 文獻(xiàn)標(biāo)識(shí)碼:B
文章編號(hào):1004-373X(2009)01-017-03
DDS Frequency Synthesizer with Reducing Spur
CHEN Jing,ZHANG Qi,HE Minghua
(School of Electrical Engineering and Automation,Fuzhou University,Fuzhou,350001,China)
Abstract:Spurious issue has been a focus issue in the study of digital synthesizer because of ignoring of low bits of phase and quantization noise.This paper presents a method combined the amended frequency control word technology with phase jitter to reduce the spur of DDS.With delayed superposition method,discrete phase jitter in the half of frequency root is improved,but also reduces the frequency edge for the inhibition is reduced and finally SNR of the system is improved.All of this has been simulated.The results prove that this method can reduce spur and improve the problem of spur because of phase jitter.
Keywords:DDS frequency synthesizer;phase jitter;amended frequency control word;delayed superpositior
0 引 言
由于跳頻技術(shù)在軍事上的廣泛應(yīng)用,因此對(duì)于其核心直接數(shù)字式頻率合成器的研究成為人們關(guān)注的熱點(diǎn)。直接數(shù)字式頻率合成器的基本原理是利用輸入信號(hào)本身相位差的不同給出不同的電壓幅度,最終濾波平滑輸出需要的頻率[1]。設(shè)計(jì)一個(gè)直接數(shù)字式頻率合成器最大的問(wèn)題就是雜散抑制。這是評(píng)價(jià)頻率合成器設(shè)計(jì)是否優(yōu)良的重要指標(biāo)。
雜散主要由幅度量化雜散和相位舍位雜散構(gòu)成。現(xiàn)在采用解決雜散的技術(shù)大致分為:修改頻率控制字技術(shù),相位抖動(dòng)技術(shù)等。相位抖動(dòng)技術(shù)[2]可以良好地改善由相位舍位所帶來(lái)的雜散,但是它卻增加了雜散的底部噪聲。修改頻率控制字[3]方法能夠從整體上降低 4 dB的雜散,但是它卻將分散的雜散集中到某個(gè)頻率上,致使這個(gè)頻率上的噪聲出現(xiàn)尖峰。
這里首先利用修正頻率控制字的方法讓雜散從整體上降低約4 dB,然后用相位抖動(dòng)技術(shù)改善相位舍位引起的雜散,最后還針對(duì)相位抖動(dòng)技術(shù)帶來(lái)的底部噪聲的問(wèn)題,使用延遲疊加技術(shù)將D/A轉(zhuǎn)換的結(jié)果進(jìn)行延遲疊加,從而改善雜散的底部噪聲問(wèn)題,良好地抑制了邊頻。最終利用Matlab仿真論證了這種綜合方法的有效性,它既改善了由幅度量化引起的雜散,也改善了由相位舍位引起的雜散。
1 DDS頻率合成器的基本原理
基本的DDS頻率合成器由相位累加器、相位寄存器、正弦查找表、DAC、低通濾波器構(gòu)成。加法寄存器把來(lái)自二進(jìn)制寄存器的數(shù)字信號(hào)與累加器的數(shù)字相加,然后又用當(dāng)前的值改變相位寄存器的值,從而使得累加器在每一個(gè)參考時(shí)鐘脈沖輸入時(shí)周期性溢出。當(dāng)頻率調(diào)諧字有新的變化時(shí),二進(jìn)制寄存器就在下一個(gè)參考時(shí)鐘把新的相位增量提供給加法器?;窘Y(jié)構(gòu)如圖1所示。
圖1 基本DDS結(jié)構(gòu)圖
因此可以得到:
f0=Fr2NT clk=Fr2Nf clk
(1)
當(dāng)經(jīng)過(guò)SINE查找表之后,它的表達(dá)式如式(2):φ(n)是寄存器的值sin2πφ(n)2j:
P=2jGCD(Δφ,2j)
(2)
GCD就代表著最大的偏差值。接著可以直接推導(dǎo)出輸入與輸出的時(shí)頻域關(guān)系,如式(3):
∵
p(t)=∑+∞n=-∞Gτ(t-nT)=Gτ(t)*∑+∞n=-∞δ(t-nT)
∴f(ω)=12πF*F=
12ππ[δ(ω+ω0)+δ(ω-ω0)〗·
TSaωT2exp-jωT22πT∑+∞k=-∞δ(ω-nωc)·
πSaωT2exp-jωT2∑+∞n=-∞[δ(ω-nωc+ω0)+
δ(ω-nωc-ω0)](3)
式(3)是將輸入進(jìn)行傅里葉變換后得到的理想DDS頻率表達(dá)式,用f(ω)表示。
但通常DDS由于ROM的容量有限,因此通常累加器的輸出會(huì)丟棄低位數(shù)據(jù)而只利用高位數(shù)據(jù)來(lái)尋址,進(jìn)而產(chǎn)生了相位舍位誤差。其雜散模型[4]為:
y(ω)=π[δ(ω+ω0)+δ(ω-ω0)]+
2π22 B-jωSaωT2exp-jωT2-
exp(-jωT)]SaωT2exp-jωT2·
∑+∞m=-∞∑+∞n=-∞[δ(ω-kωT-nωc+ω0)+
δ(ω-kωT-nωc-ω0)]
(4)
其中:ω0=2πFr2j,ωT=1T=[Fr]2B2B,ωc=2πfc,B=j-k,n=0,1,2,…,2j/GCD(2j,Fr)。
y(ω)是輸出序列的傅里葉變換值。從式(4)結(jié)果可以看到加入了相位舍位以后雜散出現(xiàn)在ω=kω1±nωc±ω0上。
2 改進(jìn)結(jié)構(gòu)
改進(jìn)的方法首先是在累加器中增加一個(gè)觸發(fā)器,這樣做的好處是能夠使得Fr經(jīng)累加器后的疊加值一直保持為奇數(shù)。從雜散模型可以分析出只要(Fr,2 j-k)互質(zhì),就可以減小整個(gè)頻譜離散抖動(dòng)的分布。經(jīng)過(guò)驗(yàn)證表明,它的總體SNR減小了[5],可是這些減小的值會(huì)增加到一個(gè)頻率上。于是增加了一個(gè)DAC的延時(shí)模塊,以便平滑邊頻,這樣就可以把原來(lái)增加到某個(gè)頻率上的雜散減小,并能夠幫助濾波器平滑波形。綜合以上兩種方法以后,實(shí)驗(yàn)表明整體由于幅度量化所產(chǎn)生的雜散現(xiàn)象就有了可觀的改善。改進(jìn)結(jié)構(gòu)如圖2所示。
圖2 DDS改進(jìn)結(jié)構(gòu)圖
可以看到改進(jìn)后,累加器上的觸發(fā)器在每個(gè)時(shí)鐘到來(lái)時(shí),將D觸發(fā)器的值重新疊加回累加器的最低位上,如果前一個(gè)D觸發(fā)器的值為“0”,那么在這個(gè)時(shí)候,經(jīng)過(guò)D觸發(fā)器的取反輸出,此時(shí)觸發(fā)器的值就變成“1”了,那么累加器在原來(lái)基礎(chǔ)上最低位疊加一個(gè)“1”,當(dāng)一個(gè)D觸發(fā)器的值為“1”的時(shí)候同理。這樣就造成了觸發(fā)器輸出的值在“0”,“1”間跳變,從而使得累加后的具體值變成了2*Fr+1,即φ(n)=2Fr+1,這樣保證了頻率調(diào)諧疊加后的數(shù)字為奇數(shù),于是它與2 j-k互質(zhì)了。這樣做的好處就是讓(Δφ,2 j-k)=1,原來(lái)計(jì)算所得:
SNR=(6.02k-3.992) dB
而現(xiàn)在當(dāng)(Δφ,2 j-k)=1時(shí),(j-k)1→SNR=6.02k dB。
這樣做的缺點(diǎn)是雖然減少了在一定頻率上的雜散,但總體的SNR相對(duì)于原來(lái)有所減小,且將減小的雜散疊加到了某一頻率上。
為了解決這個(gè)問(wèn)題,針對(duì)相位舍位的影響,引入了相位抖動(dòng)技術(shù)。因截?cái)喽a(chǎn)生的誤差序列也是周期性的,故對(duì)于一定的輸出頻率,采樣造成信號(hào)相位的離散化也具有周期性。因此就需要采用一種抖動(dòng)技術(shù)來(lái)打破這種周期性。方法[1]是在每次相位累加器溢出前,將一個(gè)隨機(jī)整數(shù)加到相位累加器中,使得累加器的溢出隨機(jī)地提前,以破壞相位溢出的周期性。
另外針對(duì)幅度量化所產(chǎn)生的雜散,在濾波器前還使用了延遲疊加法,這樣做可以抑制主頻外的邊頻。主要是在DAC模塊中增加了一個(gè)觸發(fā)器,在每個(gè)時(shí)鐘延保存前一個(gè)D/A轉(zhuǎn)換的結(jié)果。從以下推導(dǎo)的結(jié)果可以看到,這樣提高了SNR,那是由于它對(duì)于邊帶雜散的抑制。以下即為兩次D/A轉(zhuǎn)換后的正弦值的疊加[6],其中:
S3 (t)=
S′1+S′2(t)=
K′0sin(ω0+θ1)+K′1sin(ω0+θ2)(t-Tc/2)(5)
K′0 = 2K 0cos(ω 0T c/4)
K′1= 2K 1cos[(ω c-ω 0)T c/4]
θ1=ωcTc/4, θ2=(ωc-ω0)Tc/4
疊加前的信噪比:
SN=20logK0K1
疊加后的信噪比:
SN′=20logK′0
K′1=20log2K0cos ωcTc/42Kcos(ωc-ω0)Tc/4
=SN+20log ctgπf02fc
(6)
此處明顯可以看到SNR提高了,其原因就是疊加模塊抑制了主頻外的邊頻。
3 實(shí)驗(yàn)結(jié)果分析
采用Matlab仿真,設(shè)置Fr=150,累加器位數(shù)為10,ROM的位數(shù)5位,首先在沒(méi)有采用任何改進(jìn)方法時(shí)候(如圖3),可以看到雜散是離散分布的,分別是出現(xiàn)在ω=kω1±nωc±ω0上的,驗(yàn)證了式(4)的結(jié)果。而應(yīng)用了修正控制字以后,就明顯地看到,在(0,fc/2)內(nèi),s(n)的頻譜由Γ=2k-1/(2k,Fr)根離散譜線組成,其中幅度不為0的譜線最多只有(2∧+1)根?!?2 j-k-1/(2 j-k,Fr),k為累加器的位數(shù)。所以當(dāng)采用了控制Fr以后,可以看到雜散分布減少。如圖4所示。
圖3 沒(méi)有采用改進(jìn)方法時(shí)的DDS頻譜圖
圖4 修正控制字后的頻譜圖
然后,加入相位抖動(dòng)技術(shù),從仿真結(jié)果可以看到,它很好地削減了這個(gè)離散頻譜處的噪聲峰值,如圖5所示,但是它加重了雜散的底噪聲。加入延遲疊加模塊后邊頻被很好地抑制,如圖6所示。尤其是當(dāng)頻率在 (0.7~1)*π(rad/sample)后的底噪聲明顯減小。但由于加入了時(shí)鐘延遲的模塊,使得整體的轉(zhuǎn)換時(shí)間延遲半個(gè)f clk。
圖5 加入了相位抖動(dòng)后的頻譜圖
圖6 加入DAC延遲疊加和相位抖動(dòng)技術(shù)后的頻譜圖
4 結(jié) 語(yǔ)
本文首先論述了直接式數(shù)字頻率合成器的基本原理及其雜散產(chǎn)生原理,接著針對(duì)雜散問(wèn)題結(jié)合了多種方法,在累加器后加入一個(gè)由同一時(shí)鐘控制的觸發(fā)器,由于觸發(fā)器的值在“0”,“1”規(guī)律跳變,這樣就使原來(lái)累加器的值由2Fr變成2Fr+1,從而保證了它與2 j-k的互質(zhì),減小了在ω=kω1±nωc±ω0頻率上的雜散,使得整個(gè)系統(tǒng)雜散減小了4 dB,但是它將分散的噪聲疊加到了一個(gè)頻率上。另外經(jīng)過(guò)相位抖動(dòng)以后,很好地抑制了由于相位舍位所引起的雜散,但是也增加了底部的噪聲。所以,在此基礎(chǔ)上還將DAC中增加了延時(shí)疊加模塊,通過(guò)理論推導(dǎo)得知它改善了信噪比抑制了邊帶雜散,并在一定程度上抑制了由相位抖動(dòng)所帶來(lái)的底部噪聲。最后經(jīng)過(guò)Matlab仿真,驗(yàn)證了以上結(jié)論。但由于出現(xiàn)了半個(gè)時(shí)鐘周期的延遲,并增加了觸發(fā)器和寄存器的數(shù)目,所以使得輸出信號(hào)的轉(zhuǎn)化速率變慢,進(jìn)而影響跳頻速度,并增加了一定的功耗。這些是下一步工作需要改進(jìn)的。
參考文獻(xiàn)
[1]李衍忠,蔡英杰,姒強(qiáng),等.DDS譜質(zhì)分析及其雜散抑制研究綜述[J].現(xiàn)代雷達(dá),2000(4):35-40.
[2]馬令坤,張震強(qiáng),黨宏社.DDS頻率合成器雜散的分析與仿真[J].微電子學(xué)與計(jì)算機(jī),2007,24(7):132-134.
[3]Cheng S,Jensen J R,Wallis R E.et al.Further Enhancements to the Analysis of Spectral Purity in the Application of Practical Direct Digital Synthesis.2004:462-470.
[4]李衍忠,薛巍.抖動(dòng)注入對(duì)數(shù)字產(chǎn)生寬帶LFM信號(hào)的譜質(zhì)改善[J].信號(hào)處理,2000,16(4):344-348.
[5]張捍東,劉娟.DDS的相位舍位雜散分析及其抑制方法[J].自動(dòng)化與儀表,2007,22(3):26-29.
[6]徐明遠(yuǎn),邵玉斌.Matlab仿真在通信與電子工程中的應(yīng)用[M].西安:西安電子科技大學(xué)出版社,2005.
[7]章小梅,姜茂仁,費(fèi)元春.DDS雜散的抑制與仿真研究[J].信息技術(shù),2005,30(4):1-3,11.
[8]畢紅軍.基于DDS技術(shù)的任意波形發(fā)生器的研究[D].西安:西安電子科技大學(xué),2003.
[9]馬令坤.DDS頻率合成器雜散的分析與仿真[J].微電子與計(jì)算機(jī),2007,24(7):132-134.
[10]Goldberg B G.Digital Techniques in Frequency Synthesis [M].McGraw-Hill,1996.
[11]王安軍,馮永浩.計(jì)算法DDS的實(shí)現(xiàn)及雜散性能分析.現(xiàn)代電子技術(shù),2004,27(3):87-89.
作者簡(jiǎn)介陳 婧 女,1983年出生,福建福州人,碩士研究生。研究方向?yàn)橹悄芑畔⑻幚砼c控制。
張 琦 男,1983年出生,福建南平人,碩士研究生。研究方向?yàn)橹悄芑畔⑻幚砼c控制。
何明華 男,1971年出生,福清人,教授。主要研究方向嵌入式系統(tǒng)與系統(tǒng)級(jí)芯片設(shè)計(jì)。