国产日韩欧美一区二区三区三州_亚洲少妇熟女av_久久久久亚洲av国产精品_波多野结衣网站一区二区_亚洲欧美色片在线91_国产亚洲精品精品国产优播av_日本一区二区三区波多野结衣 _久久国产av不卡

?

高速接口電路發(fā)送器的設計*

2021-01-19 11:01呂新為
計算機與數(shù)字工程 2020年12期
關鍵詞:時鐘電阻傳輸

呂新為

(西安郵電大學電子工程學院 西安 710121)

1 引言

隨 著 高 速 模/數(shù) 轉(zhuǎn) 換 器(Analog-to-Digital,ADC)和數(shù)/模轉(zhuǎn)換器(Digital-to-Analog,DAC)分辨率和采樣率的不斷提高,對數(shù)據(jù)轉(zhuǎn)換器接口的性能要求不斷提高[1]。多路并行傳輸方式由于碼間干擾[2]、信號偏移等問題限制了應用速度和傳輸距離[3],并且還增加芯片引腳設計和板級布線與系統(tǒng)互聯(lián)的硬件開銷,直接增加系統(tǒng)成本[4]。而串行傳輸節(jié)約設計成本與空間、應用更靈活等優(yōu)勢使得高速串行接口電路成為高速轉(zhuǎn)換器接口電路的首選,用于解決高速轉(zhuǎn)換器與FPGA之間的傳輸問題。不僅可以克服并行數(shù)據(jù)傳輸帶來的性能下降問題,同時可支持更高速數(shù)據(jù)傳輸。此外還降低了I/O需求及封裝尺寸,降低靜態(tài)功耗節(jié)省系統(tǒng)成本。

本文主要針對高速接口電路發(fā)送器[5]進行研究,高速接口電路發(fā)送器主要實現(xiàn)并行數(shù)據(jù)到高速串行數(shù)據(jù)的轉(zhuǎn)換與傳輸,并解決高頻信號傳輸時所帶來的信號完整性問題[6]。發(fā)送器包含并串轉(zhuǎn)換電路、CML驅(qū)動電路[7]及阻抗匹配電路三個模塊。并串轉(zhuǎn)換電路實現(xiàn)10∶1數(shù)據(jù)串化,串行數(shù)據(jù)最高位速率可達3.125Gbps,CML驅(qū)動電路將串化后的信號以差分信號傳輸?shù)狡?,阻抗匹配電路實現(xiàn)單端50Ω電阻匹配。本文采用SMIC 0.18μm工藝實現(xiàn)完整的高正高速接口發(fā)送端電路并進行電路功能的仿真驗證。

2 發(fā)送器的設計

高速接口電路包含發(fā)送器和接收器,發(fā)送器將多路并行的數(shù)字信號轉(zhuǎn)換為適合信道傳輸?shù)拇心M信號并將其傳輸?shù)叫诺郎?,而接收器將信道傳輸過來的數(shù)據(jù)進行處理重新恢復成多路并行數(shù)據(jù)。圖1所示為高速接口電路發(fā)送器結(jié)構(gòu)示意圖,發(fā)送器包含時鐘控制信號產(chǎn)生、并串轉(zhuǎn)換電路、CML驅(qū)動電路及阻抗匹配電路。時鐘控制信號產(chǎn)生與并串轉(zhuǎn)換電路實現(xiàn)并行數(shù)據(jù)到串行數(shù)據(jù)的轉(zhuǎn)換[8],CML驅(qū)動電路將串化后的數(shù)據(jù)以差分信號形式按照要求傳輸?shù)叫诺郎?,阻抗匹配電路解決高頻信號傳輸時由于阻抗不匹配而產(chǎn)生的信號完整性問題。

圖1 高速接口電路發(fā)送器結(jié)構(gòu)示意圖

2.1 并串轉(zhuǎn)換電路的設計

本文設計的并串轉(zhuǎn)換電路是將位速率為312.5Mbps的10路并行數(shù)據(jù)轉(zhuǎn)換為3.125Gbps的1路10位串行數(shù)據(jù),圖2所示并串轉(zhuǎn)換電路整體結(jié)構(gòu),包含控制信號產(chǎn)生模塊及并串轉(zhuǎn)換模塊??刂菩盘柲K是對輸入時鐘信號進行分頻,實現(xiàn)10:1并串轉(zhuǎn)換的時鐘,包含二分頻與五分頻電路;并串轉(zhuǎn)換模塊則是實現(xiàn)10路數(shù)據(jù)1路數(shù)據(jù)的串化過程,包含5∶1并串轉(zhuǎn)換和2∶1并串轉(zhuǎn)換。

圖2 10∶1并串轉(zhuǎn)換電路結(jié)構(gòu)框圖

時鐘信號CK_IN通過二分頻電路產(chǎn)生一對反相的時鐘信號CK_A與CK_B,其頻率f=781.25MHz,用于產(chǎn)生五分頻時鐘信號以及控制實現(xiàn)2∶1并串轉(zhuǎn)換;時鐘控制信號CK_A與CK_B通過五分頻電路產(chǎn)生兩組控制信號:占空比均勻的CK_D、占空比為1∶4的5對反相的時鐘控制信號CK_i_M/CK_i_N(i=1~5),控制電路實現(xiàn)5∶1并串轉(zhuǎn)換。

并串轉(zhuǎn)換模塊包含5∶1并串轉(zhuǎn)換和2∶1并串轉(zhuǎn)換,輸入數(shù)據(jù)信號為10路并行數(shù)據(jù)D0~D9,其位速率為312.5Mbps。將輸入數(shù)據(jù)分為兩組通過5∶1并串轉(zhuǎn)換模塊得到輸出信號Data1和Data2,其中Data1與Data2的位速率為1.5625Gbps;Data1與Data2再通過2∶1并串轉(zhuǎn)換電路實現(xiàn)并串轉(zhuǎn)換,得到的信號為OUT1、OUT2,并且OUT2是OUT1的反相信號,此時完成了傳輸數(shù)據(jù)的10∶1并串轉(zhuǎn)換,數(shù)據(jù)的位速率為3.125Gbps。

圖3 時鐘控制信號時序圖

圖3 為時鐘控制信號時序圖,輸入時鐘信號CK_IN的周期為T=640ps,其通過二分頻后得到CK_A與CK_B反相且周期為T=1.28ns,通過五分頻電路得到的時鐘信號CK_D、CK_i_M/CK_i_N(i=1~5)其周期均為T=6.4ns,但是CK_D信號占空比均勻,CK_i_M/CK_i_N信號占空比為1∶4,CK_i_N與CK_i_M波形對應且反相,并且一組信號從CK_1_M到CK_5_M其上升沿逐次延遲640ps。

2.2 CML驅(qū)動電路的設計

CML驅(qū)動電路在高速接口電路中負責將片內(nèi)數(shù)據(jù)傳輸?shù)狡饨橘|(zhì)上,并保證數(shù)據(jù)具有一定的驅(qū)動能力。

本文設計的CML驅(qū)動電路以差分對形式為基礎,多級錐形級聯(lián)的形式增強驅(qū)動能力[9]。圖4為單級電路結(jié)構(gòu),為保證電路能夠工作在較高的速度,差分對管M1至M4均應工作在飽和區(qū),尾電流源ISS為電路提供了一個獨立于輸入的偏置。單級電路要實現(xiàn)最好的性能則尾電流需處于全切換狀態(tài)[10],尾電流處在全切換狀態(tài)時電路輸出的差分擺幅僅是負載電阻和尾電流的函數(shù)。

圖4 單級電路結(jié)構(gòu)

圖5 輸入輸出特性

為保證電路能夠工作在較高的速度,CML buffer的差分對管、均應工作在飽和區(qū),且尾管也應保持在飽和區(qū),這樣將得到輸入共模電平的范圍:

其中VGS為晶體管的柵源電壓,VTH為晶體管閾值電壓。圖5為差分電路的輸入輸出特性曲線,差分輸出擺幅受MOS閾值電壓的限制[11],最大差分輸出擺幅為

在級聯(lián)時,上一級的輸出擺幅即為下一級的輸入擺幅。此處要注意的是,在主驅(qū)動電路的最后一級考慮阻抗匹配[12]其電阻R=50Ω,由于本設計中對輸出擺幅要求為500mV,因此所選MOS管器件的閾值電壓VTH≥500mV。

為了增大電路的驅(qū)動能力,同時使電路的延時達到最小,本文中采用多級級聯(lián)的方式,將總的延時平均分到每一級上,這樣每一級管子的尺寸和電流都是以一個相同的比例u來逐級增大的。本文采用數(shù)字電路中常用的計算延時的RC延遲模型[13],確定電路的級數(shù)N和比例常數(shù)u。其延時Delay如式(3)

其中,kRC是對數(shù)項,R為等效電阻,C為等效電容。對于CML電路來說,其延時同樣可以用該模型來計算:

在CML電路中每一級的等效電容為本級的寄生電容Cself與負載電容Cload之和。據(jù)此計算出電路總的延時,從而確定電路的級數(shù)N以及比例常數(shù)u。圖6所示為第k級與第k+1級的兩級級聯(lián)電路。

圖6 兩級級聯(lián)的CML電路

由上圖可得第k級電路的延時為

當CDB<

其中:

可以根據(jù)電路的具體參數(shù)來得到λ,從而求得Nopt和u。本文據(jù)此優(yōu)化后確定電路結(jié)構(gòu)為4級級聯(lián),MOS管尺寸比例為2倍。

2.3 自適應阻抗匹配電路的設計

在高頻信號傳輸過程中,與傳輸線特征阻抗不匹配會帶來一系列的信號完整性問題,如傳輸線上信號反射、串擾、駐波[14]等,會嚴重影響信號或能量的傳輸質(zhì)量,進而影響后級電路的性能。為此,本文設計了自適應阻抗匹配電路,以實現(xiàn)精準度較高的電阻。

本文所設計的自適應阻抗匹配電路結(jié)構(gòu)如圖7所示,包含邏輯模塊、基準電流電路[15~16]、V-I轉(zhuǎn)換電路、電阻陣列及比較器[17]。根據(jù)所需電阻值的大小確定電阻陣列中各阻值的設定,并按照一定算法設計控制信號Vctrl[0:4]的變化,進而控制電阻陣列阻值的變化;通過基準電流源與V-I轉(zhuǎn)換電路產(chǎn)生精準電流Iext,精準電流分別與片外50Ω電阻及片內(nèi)電阻陣列產(chǎn)生兩個電壓信號Vext與Vreal,兩個電壓通過比較器得到的信號Vcomp又設計為邏輯模塊的控制信號,使得比較出正確的結(jié)果后邏輯模塊可保持所需的序列。當Voutr達到所需的電壓值時的電阻陣列的阻值即為符合要求的阻值。

圖7 自適應阻抗匹配電路結(jié)構(gòu)框圖

3 仿真結(jié)果及分析

本文基于SMIC 0.18μm CMOS工藝完成了電路設計及仿真驗證,主要驗證發(fā)送器電路的三個主要模塊功能的實現(xiàn):10∶1并串轉(zhuǎn)換的實現(xiàn)、CML驅(qū)動電路的輸出以及阻抗匹配電路。下面將對整體電路進行仿真驗證與分析。

圖8 整體電路仿真結(jié)果

圖8 為整體電路前仿真結(jié)果,輸入信號是為10路并行輸入數(shù)據(jù)D0~D9,位速率為312.5Mbps。輸出是兩組差分信號,第一組是實現(xiàn)10∶1并串轉(zhuǎn)換后的串行數(shù)據(jù)OUT1及反相信號OUT2,并串轉(zhuǎn)換后的數(shù)據(jù)位速率為3.125Gbps;第二組是并串轉(zhuǎn)換后的數(shù)據(jù)通過CML驅(qū)動電路后的差分輸出,其保持了串行數(shù)據(jù)的波形與速率并且CML驅(qū)動電路的輸出擺幅為762mV。圖8中以顯示兩組數(shù)據(jù)為例表明10∶1并串轉(zhuǎn)換的實現(xiàn)與傳輸。

圖9 自適應阻抗匹配電路仿真結(jié)果

圖9 是自適應阻抗匹配電路仿真結(jié)果,其中固定電平Vref=1.3V是參考電壓,阻抗匹配電路的輸出信號Voutr從1.205V開始階升,直到Voutr≥Vref時開始保持不變,此時電壓為1.31V,同時所測電流值為9.79mA,則電阻值為R=(VDD-Voutr)/I,R=50.05Ω,偏差僅為0.1%。同時Vref與Voutr是比較器的輸入信號,比較器的輸出是Vcomp。當Vref大于Voutr時Vcomp為高電平,當Vref小于Voutr時,Vcomp跳變?yōu)榈碗娖?。同時Vcomp是邏輯模塊的控制信號,Vcomp為低電平時邏輯模塊的輸出狀態(tài)鎖定,則使得Voutr保持不變。表1為不同工藝角下阻抗匹配電路仿真結(jié)果。

表1 不同工藝角下阻抗匹配電路仿真結(jié)果

4 版圖設計

本文基于SMIC 0.18μm CMOS工藝完成了電路版圖設計,圖10所示為整體電路版圖。圖中左邊為添加I/O與PAD之后的整體電路版圖,右邊為整體電路IP核版圖。整體電路IP核版圖中主要包含10∶1并串轉(zhuǎn)換電路、CML驅(qū)動電路、阻抗匹配電路以及電阻陣列四大模塊,其中電阻陣列是由兩組阻抗匹配電路中的電阻陣列模塊組成,由于CML驅(qū)動電路的結(jié)構(gòu)需要兩個50Ω電阻,為保證該部分電路的匹配性而添加單獨的電阻陣列。整體電路IP核的版圖長*寬為220.14μm*197.5μm。

圖10 整體電路版圖

5 結(jié)語

本文設計了一種高速接口發(fā)送器電路,包含10:1并串轉(zhuǎn)換、CML驅(qū)動電路、阻抗匹配電路,實現(xiàn)了高速數(shù)據(jù)轉(zhuǎn)換與傳輸,并實現(xiàn)傳輸終端的阻抗匹匹配。整個電路采用SMIC 0.18μm CMOS工藝,仿真結(jié)果表明,電路實現(xiàn)了位速率為312.5Mbps的并行數(shù)據(jù)到位速率為3.125Gbps的串行數(shù)據(jù)的轉(zhuǎn)換,CML驅(qū)動電路實現(xiàn)了串行數(shù)據(jù)的傳輸功能,輸出擺幅為762mV,阻抗匹配電路實現(xiàn)的高精度電阻50.05Ω,偏差僅為0.1%。

猜你喜歡
時鐘電阻傳輸
織物電阻測試儀校準中電阻示值測量不確定度評定
淺談汽車控制模塊中電阻的識讀
軌道交通信號系統(tǒng)無線傳輸應用
特斯拉的接班人:電力可以通過空氣傳輸
5G高新視頻的雙頻段協(xié)同傳輸
5G 16K虛擬現(xiàn)實視頻傳輸關鍵技術
古代的時鐘
這個時鐘一根針
有趣的時鐘
實現(xiàn)自動控制電阻類型分析之氣敏電阻
遂平县| 镇赉县| 兖州市| 阿鲁科尔沁旗| 安国市| 甘谷县| 锦州市| 五家渠市| 正宁县| 尚义县| 南城县| 娱乐| 鄂尔多斯市| 凤山市| 高平市| 鲁甸县| 象山县| 华阴市| 扶风县| 和平区| 通道| 乡城县| 临沭县| 绩溪县| 亳州市| 苏尼特右旗| 陈巴尔虎旗| 长岭县| 中宁县| 上林县| 绍兴市| 绥德县| 罗山县| 碌曲县| 仙游县| 灵山县| 新和县| 高清| 哈巴河县| 兰溪市| 科技|