黃玉美
(廣東九聯(lián)科技股份有限責(zé)任公司,廣東 惠州 516000)
PCB設(shè)計(jì)中DFM技術(shù)的應(yīng)用方法探討
黃玉美
(廣東九聯(lián)科技股份有限責(zé)任公司,廣東 惠州 516000)
文章論述了在引入VALOR的Trilogy5000這款軟件后,采用DFM技術(shù)即可創(chuàng)造性分析技術(shù),對(duì)產(chǎn)品PCB的設(shè)計(jì)流程進(jìn)行應(yīng)用,并與傳統(tǒng)的PCB設(shè)計(jì)及檢查方法進(jìn)行對(duì)比分析后可知,PCB設(shè)計(jì)的成功率顯著提升,產(chǎn)品設(shè)計(jì)周期得到有效縮短。
PCB設(shè)計(jì);DFM技術(shù);質(zhì)量控制;電子產(chǎn)品;產(chǎn)品設(shè)計(jì)
隨著經(jīng)濟(jì)技術(shù)的發(fā)展,電子產(chǎn)品也迎來(lái)了發(fā)展的高峰期,通過(guò)選用QFP、BGA、CSP、PGA等一系列高集成度的器件,增加了PCB設(shè)計(jì)的復(fù)雜程度,同時(shí)PCB的設(shè)計(jì)及制造的難度也大大增加。
實(shí)際生產(chǎn)中,通過(guò)引入VALOR軟件的Trilogy5000 DFM功能以及可制造性設(shè)計(jì)的理念,將產(chǎn)品設(shè)計(jì)的質(zhì)量作為重中之重。在設(shè)計(jì)的過(guò)程中,通過(guò)制定制造規(guī)則,建立新的流程,以此來(lái)降低因設(shè)計(jì)的改變所導(dǎo)致的產(chǎn)品的周期增加問(wèn)題,有效地保障了產(chǎn)品的生產(chǎn)效率和質(zhì)量。盡可能在制造前期發(fā)現(xiàn)并解決有可能會(huì)導(dǎo)致產(chǎn)品質(zhì)量問(wèn)題的隱患,并使產(chǎn)品的迭代次數(shù)達(dá)到最小,減少成本,大大地增加產(chǎn)品在市場(chǎng)中的競(jìng)爭(zhēng)力,同時(shí)可以使企業(yè)的管理更加規(guī)范。
DFM技術(shù)是指可創(chuàng)造性生產(chǎn),通過(guò)對(duì)產(chǎn)品自身的制造系統(tǒng)以及物理設(shè)計(jì)等各部分之間的關(guān)系進(jìn)行研究,并將之運(yùn)用到產(chǎn)品設(shè)計(jì)中來(lái),使得制造系統(tǒng)能夠融合在一起,并進(jìn)行整體的優(yōu)化。DFM不僅可以減少產(chǎn)品開發(fā)的成本,而且還可以減低產(chǎn)品的研發(fā)周期,可以更順利地進(jìn)行生產(chǎn)。
3.1 分析前的準(zhǔn)備工作
作為分析工作的基礎(chǔ),分析前的準(zhǔn)備工作是十分重要的,而且其決定了分析工作是否能夠順利進(jìn)行。準(zhǔn)備工作包括以下五項(xiàng):
3.1.1 使用EDA工具輸出PCB設(shè)計(jì)所生成的OD B++數(shù)據(jù)。ODB++數(shù)據(jù)是行業(yè)內(nèi)的標(biāo)準(zhǔn)數(shù)據(jù)的格式,其可以把傳統(tǒng)的加工裝配數(shù)據(jù)集中在一起,例如:PCB的網(wǎng)絡(luò)信息、元件信息、物料信息以及各種生產(chǎn)數(shù)據(jù)等一系列數(shù)據(jù)。通過(guò)在EDA工具中引入OD B++數(shù)據(jù)生成器產(chǎn)生數(shù)據(jù),并給DFM軟件中的VALOR Trilogy 5000提供較為完善的、真實(shí)的檢查依據(jù)。
3.1.2 每個(gè)PCB設(shè)計(jì)的完整的BOM清單。通常將PCM設(shè)計(jì)的完整的BOM清單整合成DFM軟件中V A LOR Trilogy5000系統(tǒng)認(rèn)可的BOM形式,而且每一個(gè)器件都有其對(duì)應(yīng)的VPL封裝庫(kù)以及廠家稱為讀入BOM清單。
在讀入BOM清單時(shí),通常會(huì)遇到一些問(wèn)題,例如物資采購(gòu)系統(tǒng)的工作人員為了實(shí)現(xiàn)可讀性,把所購(gòu)器件的廠家名稱采用中文格式,而且器件的型號(hào)一般來(lái)說(shuō),均采用中文格式,此外在使用EDA工具進(jìn)行自動(dòng)生產(chǎn)的過(guò)程中,也自動(dòng)采用中文格式,這就使得VALOR軟件中的BOM清單無(wú)法對(duì)應(yīng)廠家。經(jīng)過(guò)多次的實(shí)驗(yàn)發(fā)現(xiàn),物料編碼具有唯一性,即不同的物料所采用的編碼不同,不會(huì)出現(xiàn)兩種物料使用同一編碼的情況,因此在讀入BOM清單時(shí),將物料的編碼設(shè)置成MPN(Manufactor Part Number,即廠家編號(hào)),并把廠家以及器件的型號(hào)的屬性設(shè)置成Dscribe(即描述),將單位代號(hào)屬性設(shè)成Manufactor(即廠家),使得所有的器件對(duì)應(yīng)一個(gè)廠家,即單位代號(hào)。采取了這樣的措施以后,可以使得BOM清單的步驟大大簡(jiǎn)化,還能夠巧妙地避免中文不識(shí)別以及廠家名稱不確切等一系列問(wèn)題。
3.1.3 基于物料編碼的VPL實(shí)際封裝庫(kù)的建立。通過(guò)對(duì)期間手冊(cè)的查閱,使用VA LO R Trilogy5000軟件中的建庫(kù)工具PLM,為每一個(gè)器件創(chuàng)建一個(gè)實(shí)際封裝庫(kù)。VPL與PCB的封裝庫(kù)是不用的,VPL庫(kù)是用來(lái)形容器件的實(shí)際尺寸的立體的封裝庫(kù)。
使用VPL默認(rèn)的封裝庫(kù)命名方法,并加上U-PCB-PAC KA G E屬性,將其寫入到EDA的封裝名稱中,這樣的做法有一個(gè)顯而易見(jiàn)的好處,那就是在進(jìn)行DFM分析時(shí),只需要點(diǎn)擊所注意的器件,該器件的EDA封裝名稱就會(huì)直觀地顯現(xiàn)出來(lái),有利于問(wèn)題的定位以及查看,同時(shí)可以節(jié)省大量的時(shí)間。
建立VPL封裝庫(kù)是一個(gè)漫長(zhǎng)的過(guò)程,首先可以從較為簡(jiǎn)單的電阻電容做起,利用COPY PART軟件,將一種封裝好了的電容或者是電阻整理到一個(gè)Excel表格中,通過(guò)對(duì)其進(jìn)行批處理運(yùn)行,可以一次性建好表中的所有器件。通常來(lái)說(shuō),一般企業(yè)的EDA封裝庫(kù)中上千種的封裝,其中三分之二都是電容以及電阻,采用上述方法,首先將電阻和電容的封裝建好,為VPL封裝庫(kù)的建立打下堅(jiān)實(shí)的基礎(chǔ)。接下來(lái)為了保證每一塊印刷版在裝配分析后,投入生產(chǎn)時(shí)不會(huì)發(fā)生不好用的現(xiàn)象,必須建立一些重要器件,如CPU以及接插件等;此外為了保證含有重要器件的印刷版的成功率,還應(yīng)該建立貴重器件的VPL封裝;再進(jìn)行常用器件的建立,這樣VPL庫(kù)就可以慢慢建立起來(lái)了,使得大部分印刷版能夠進(jìn)行裝配分析。
3.1.4 定義器件的屬性。根據(jù)各企業(yè)電子元件的使用情況,對(duì)器件的封裝進(jìn)行分類,要求EDA的封裝命名盡可能的規(guī)范。而且小器件的封裝要單獨(dú)分類,因小器件的封裝所占面積小,封裝與封裝之間的間距小,可以節(jié)省空間。
3.1.5 建立ERF規(guī)則管理庫(kù)。ERF規(guī)則管理庫(kù)作為檢查的依據(jù),其建立是十分重要的。在實(shí)際的生產(chǎn)中,通過(guò)收集各生產(chǎn)廠家的制作規(guī)范,并將之與設(shè)計(jì)單位的規(guī)范進(jìn)行對(duì)比分析,建立符合實(shí)際情況的ERF規(guī)則管理庫(kù)。
3.2 設(shè)計(jì)可裝配性
可裝配性檢查包括很多內(nèi)容,如標(biāo)識(shí)點(diǎn)檢查、焊盤分析、封裝檢查等。PCB設(shè)計(jì)復(fù)雜度逐漸增高,每一塊印刷版都有上千個(gè)器件,而且查裝及表貼器件分布密集,在完成布線后,還要對(duì)其進(jìn)行絲印的調(diào)整,這就有可能會(huì)導(dǎo)致位號(hào)放置不合理的情況出現(xiàn)。但是通過(guò)對(duì)元件進(jìn)行分析,上述位號(hào)錯(cuò)誤的問(wèn)題可以輕松解決,如圖1所示:
圖1 元件正確位號(hào)示意圖
此外器件之間的間距問(wèn)題也值得考慮,不同器件之間的間距是不一樣的,高度也不相同,如果兩個(gè)元件的距離過(guò)近,可能會(huì)導(dǎo)致器件的損毀或者由于兩器件的高度不同,導(dǎo)致空焊或者是虛焊(如圖2所示)。
圖2 不同器件間距示意圖
通過(guò)對(duì)裝配性分析的應(yīng)用,可以大大提高PCB設(shè)計(jì)的準(zhǔn)確性,同時(shí)也提高了企業(yè)的印刷效率以及成功率。
3.3 網(wǎng)表分析
在已完成布線的情況下,對(duì)設(shè)計(jì)時(shí)生成的數(shù)據(jù)進(jìn)行提取,并進(jìn)行網(wǎng)標(biāo)分析。對(duì)比標(biāo)準(zhǔn)網(wǎng)路,可以檢測(cè)出短路或者開路錯(cuò)誤,該功能可以幫助工作人員較為全面的檢查問(wèn)題,可以在產(chǎn)品投入生產(chǎn)之前發(fā)現(xiàn)并解決一些問(wèn)題。
3.4 光板分析
根據(jù)ERF的光板分析的規(guī)則管理,從中提取PCB設(shè)計(jì)時(shí)所產(chǎn)生的ODB++數(shù)據(jù),以此來(lái)檢查光板的可創(chuàng)造性。光板分析主要包括以下幾個(gè)方面,鉆孔、信號(hào)、阻焊以及絲印分析等。
由于不同的設(shè)計(jì)人員的設(shè)計(jì)思路以及水平的不同,導(dǎo)致在PCB的設(shè)計(jì)過(guò)程中,不同的布線規(guī)則,甚至設(shè)計(jì)的質(zhì)量也大相徑庭,那么在將產(chǎn)品送到工廠之前,就必須保證PCB的質(zhì)量。
在光板分析中,將每一步的檢查制作成檢查表,就可以使得檢查的操作得到簡(jiǎn)化,還可以設(shè)定快捷鍵,這樣就大大降低了檢查的工作量。
綜上所述,DFM軟件的應(yīng)用使得PCB設(shè)計(jì)的自動(dòng)化評(píng)審變得更加全面,產(chǎn)品變得更加規(guī)范,甚至是不同經(jīng)驗(yàn)的設(shè)計(jì)者使用不同的設(shè)計(jì)軟件,設(shè)計(jì)出的產(chǎn)品,都得到了質(zhì)量方面的保證。盡可能在設(shè)計(jì)階段發(fā)現(xiàn)并解決有可能存在的隱患問(wèn)題,使得設(shè)計(jì)的質(zhì)量大大提高,減少了產(chǎn)品的研發(fā)周期,使得產(chǎn)品的生產(chǎn)成本有所下降,從而提高產(chǎn)品在市場(chǎng)上的競(jìng)爭(zhēng)力。
[1]江平.DFM軟件的應(yīng)用性研究[J].電子工藝技術(shù),2008,29(6).
[2]張文怡,王駿,楊春霞.DFM技術(shù)在PCB設(shè)計(jì)中的應(yīng)用[J].電子工藝技術(shù),2010,31(5).
(責(zé)任編輯:蔣建華)
TN41
1009-2374(2017)12-0062-02
10.13535/j.cnki.11-4406/n.2017.12.032
黃玉美(1983-),女,廣東河源人,供職于廣東九聯(lián)科技股份有限責(zé)任公司,研究方向:PCB工程。
A