何錫君,郭 巖
(1.南京電子技術(shù)研究所, 南京210039)
(2.中國人民解放軍駐沈陽飛機工業(yè)(集團)有限公司軍事代表室, 沈陽110000)
無源探測設(shè)備是一種在不發(fā)射電磁波信號前提下,被動接收對方雷達、通信等傳感器(通常稱為輻射源)主動發(fā)射的電磁波信號,通過測量接收到的電磁波信號的具體參數(shù)提取對方輻射源目標(biāo)相關(guān)特征,獲取對方輻射源目標(biāo)位置和航跡等信息的被動探測系統(tǒng),具有隱蔽性好、探測距離遠(yuǎn)、抗干擾能力強及在復(fù)雜電磁干擾環(huán)境下生存能力強等優(yōu)點。美軍APG-77、APG-81等機載火控雷達均具備無源探測能力。機載雷達進行無源探測時,可以利用其高增益的雷達天線,采用天線窄波束掃描、外輻射源信號接收及處理,探測目標(biāo)輻射源的特征及位置。由于雷達天線的高增益特性,其探測距離通常超過有源探測距離。因此,機載雷達的無源探測方式可以作為其優(yōu)先獲取戰(zhàn)場態(tài)勢及瞬時變化的情報信息的有效補充和重要手段之一。
機載雷達無源探測系統(tǒng)的主要組成部分包括天線、寬帶、窄帶接收通道及綜合處理等,如圖1所示。
圖1 一種機載雷達無源探測方式的設(shè)計框圖
由圖1可知,機載雷達的無源探測方式的工作過程:
(1)雷達天線被動接收外部輻射的電磁波信號,經(jīng)過天線和差網(wǎng)絡(luò)形成和、方位差、俯仰差三路通道射頻信號。其中,和通道射頻信號功分后分別輸出到寬帶通道處理機和窄帶通道處理機;和信號、方位、俯仰差射頻信號輸出到窄帶通道處理機。和通道射頻信號經(jīng)寬帶通道處理機中的寬帶接收通道及采樣、寬帶信號數(shù)字信號化檢測及參數(shù)測量處理后,得到外部外輻射源的基本信息。
(2)根據(jù)相關(guān)探測策略選取重點監(jiān)測的輻射源信號,控制窄帶處理通道處理機同時進行和、方位差、俯仰差三路射頻信號的窄帶接收及采樣,完成窄帶信號檢測及參數(shù)測量。
(3)在通用綜合處理機中完成對寬帶通道處理機輸出結(jié)果的信號分選處理,對信號分選結(jié)果與窄帶通道處理機輸出結(jié)果進行目標(biāo)信息融合處理,對點跡信息進行點跡航跡等處理。
機載雷達寬帶信號檢測可以通過采用數(shù)字信道化技術(shù)來實現(xiàn)。數(shù)字信道化接收機具有能夠處理同時到達的多個信號,較高的截獲概率、準(zhǔn)確的參數(shù)測量能力和一定的信號分選、識別能力等優(yōu)點,因而在寬帶信號檢測方面得到了較為廣泛的應(yīng)用。
本文首先采用一種基于離散傅里葉變換(DFT)和多相濾波的高效信道化結(jié)構(gòu),進行寬帶輸入目標(biāo)信號的數(shù)字信道化接收;其次,分別對各子信道化輸出的數(shù)據(jù),進行信號檢測判斷,確定其中是否存在目標(biāo);然后,對檢測到目標(biāo)的信道再進行信號相關(guān)參數(shù)(如目標(biāo)信號類型、載頻CF、脈寬PW、脈幅PA及到達時間等)的測量等處理;最后,形成對應(yīng)輻射源目標(biāo)的脈沖描述字(PDW),便于后續(xù)的信號分選處理。
針對圖2中數(shù)字信道化接收的信號檢測,較為常用的一些信號檢測算法有時域能量檢測法、時域自相關(guān)法及頻域譜分析法。參數(shù)測量主要是對信號類型、CF、PW、PA、TOA等參數(shù)的測量。由于信道化接收機輸出為復(fù)信號,可以通過各信道輸出信號的實部和虛部計算得出瞬時幅度和瞬時相位,再采用常用的一階相位差分法進行信號的瞬時測頻。因此,CF的測量可以采用一種數(shù)字瞬時測頻技術(shù)[1]。
圖2 一種寬帶信號檢測及參數(shù)測量的設(shè)計框圖
為減少硬件設(shè)備量,雷達僅配置一個寬帶通道,并依靠幅度比較法實現(xiàn)測向,其測角精度約1°~2°。在寬帶通道處理得到外輻射源部分信息后,可以使用雷達自身的窄帶通道及利用單脈沖測角法對輻射源進行角度測量以提高精度;并對重點外輻射源做進一步信息的提取或精確測量。通過對窄帶通道數(shù)據(jù)的進一步處理,可以得到目標(biāo)的信息包括輻射源頻率、脈沖重復(fù)周期、脈寬、信號幅度、方位角、俯仰角、信噪比、脈沖到達時間和個數(shù)、到達時間數(shù)組等。因此,窄帶通道處理主要包含以下三點:
(1)窄帶和/方位差/俯仰差/等通道信號的下變頻及采樣;
(2)窄帶通道中信號門限檢測,主要包括時域檢測(通常為檢測通道時域信號的脈沖起始時間(相對于距離零點),脈寬計算等);
(3)和差通道脈沖中心IQ數(shù)據(jù)抽取,主要用于后續(xù)單脈沖[2]測角誤差及俯仰角誤差的提取。
信號分選是無源偵收系統(tǒng)中核心組成部分之一。目的是從偵察接收機接收到的隨機交錯的密集脈沖流中,根據(jù)解析出來的相關(guān)參數(shù)信息,分選出不同輻射源的信號特征信息,并通過與相關(guān)輻射源特征庫的對比分析,綜合確定所分選出輻射源對應(yīng)的用途,所在平臺類型,從而進一步給出目標(biāo)所配置的武器系統(tǒng)及威脅等級,為警戒干擾系統(tǒng)提供識別高威脅信號的特征參數(shù)或為相關(guān)戰(zhàn)略情報分析提供有利的依據(jù)。
信號分選主要是利用到達角(AOA)、載頻(CF)、脈寬(PW)、到達時間(TOA)、脈沖幅度(PA)等參數(shù)構(gòu)成的脈沖描述字(PDW)進行輻射源信號的分選處理。脈沖到達時間(TOA)是對方輻射信號脈沖到達偵收系統(tǒng)的時間,不能反映對方信號的特征,實際分選過程中采用相鄰脈沖到達的時間差(DTOA)參數(shù)進行。一般偵收到的脈沖流密度非常大,可先利用AOA、CF、PW 等特征參數(shù)聚類進行預(yù)分選;再對DTOA參數(shù)采用自相關(guān)的主分選方法開展進一步的分選處理;最后,通過綜合判斷及對比等處理分析,給出不同輻射源目標(biāo)的識別及威脅等級判別情況。針對目前各種平臺上相關(guān)常用傳感器類型,應(yīng)用較多的信號主分選算法主要有序列差值直方圖法、改進的累積差值直方圖法、傳統(tǒng)的TOA差值直方圖[3-4]。圖3給出了一種信號分選處理過程的設(shè)計框圖,主分選算法擬采用一種改進的基于DTOA統(tǒng)計的信號分選算法[5]。
圖3 一種信號分選處理的設(shè)計框圖
目標(biāo)信息融合處理是進行窄帶處理結(jié)果和信號分選結(jié)果的數(shù)據(jù)融合處理,主要包括以下四點:
(1)對窄帶處理上報的各通道窄帶數(shù)據(jù)與信號分選輸出的寬帶數(shù)據(jù)進行數(shù)據(jù)融合,包括完成脈沖匹配,頻率融合。
(2)通道校正,根據(jù)融合后無源目標(biāo)的頻率對和差通道窄帶數(shù)據(jù)進行通道校正處理。
(3)方位差、俯仰差提取。
(4)數(shù)據(jù)輸出,根據(jù)單脈沖測角結(jié)果完善信號分選得到的脈沖描述字輸出。
點跡航跡處理過程主要包括幀內(nèi)的合批處理和幀間的聚類相關(guān)處理,目的是為了合并探測空域中的相同目標(biāo),提高目標(biāo)的角度和頻率測量準(zhǔn)確度,避免出現(xiàn)目標(biāo)分裂并形成目標(biāo)航跡。點跡航跡處理流程如圖4所示。
圖4 點跡航跡處理設(shè)計框圖
本文無源探測方式數(shù)字處理的硬件實現(xiàn),采用目前流行且先進的基于VPX總線的大規(guī)模FPGA陣列通用處理板,多PowerPC處理器通用處理板,支持RapidIO[6]高速串口通信技術(shù)的VPX總線背板等硬件組成的處理架構(gòu),其硬件實現(xiàn)設(shè)計框圖如圖5所示。
圖5 基于FPGA+多PowerPC處理器架構(gòu)的硬件實現(xiàn)
無源探測的數(shù)字處理主要包括寬帶采樣信號的抽取、多相濾波、DFT、信號檢測、參數(shù)測量及信號分選;窄帶信號的檢測、參數(shù)測量;數(shù)據(jù)融合、點跡航跡處理等。根據(jù)現(xiàn)場可編程門陣列(FPGA)芯片擅長高度并行化的數(shù)據(jù)流處理、PowerPC擅長復(fù)雜邏輯性的串行或事務(wù)處理等特點,簡單劃分了在FPGA及PowerPC中需要實現(xiàn)的部分。
FPGA是一種設(shè)計靈活方便、可以通過重復(fù)調(diào)整內(nèi)部邏輯設(shè)計用以實現(xiàn)不同處理算法或邏輯控制電路的現(xiàn)場可編程器件;根據(jù)FPGA芯片并行結(jié)構(gòu)及開發(fā)使用的特點,通常在處理算法實現(xiàn)方面被用于算法結(jié)構(gòu)比較簡單、速度要求較高的算法實時實現(xiàn)。這是由其自身的結(jié)構(gòu)及所具備大量的乘法器、存儲器、硬運算單元及邏輯單元等資源所決定的。與數(shù)字信號處理(DSP)處理器相比,F(xiàn)PGA芯片最大的優(yōu)勢在于其并行處理的實現(xiàn)架構(gòu),這使得其特別適合用于實現(xiàn)像濾波這樣重復(fù)性程度較高的實時數(shù)字信號處理任務(wù)。在高度并行、基于數(shù)據(jù)流的數(shù)字信號處理任務(wù)的實時實現(xiàn)方面,基于FPGA的實現(xiàn)其性能遠(yuǎn)超過基于DSP處理器的軟件串行實現(xiàn)架構(gòu)。因此,F(xiàn)PGA已成為一種重要的數(shù)字信號處理工具。在此采用FPGA進行抽取模塊、多相濾波、DFT、寬帶信號檢測與參數(shù)測量、窄帶信號檢測及參數(shù)測量等模塊的設(shè)計實現(xiàn)。
1)抽取模塊
高速抽取模塊的本質(zhì)是串并轉(zhuǎn)換,在此采用先進先出(FIFO)存儲器來實現(xiàn)串并轉(zhuǎn)換;該方案可以利用FPGA內(nèi)部的相關(guān)塊RAM資源實現(xiàn),可以巧妙地解決異步時鐘域和多路問題,且節(jié)省邏輯資源,時序穩(wěn)定。
2)多相濾波組模塊
多相濾波器模塊是圖5中抽取D模塊之后的處理模塊,是經(jīng)過等效變換(抽取濾波先濾波、再抽取的處理過程等效為先抽取再濾波的過程)從抽取濾波轉(zhuǎn)換而來,大大降低了計算量。為FPGA實時處理的實現(xiàn)提供了高效的結(jié)構(gòu),對時序要求大大降低。在FPGA硬件中可以使用有限沖激響應(yīng)(FIR)濾波器知識產(chǎn)權(quán)(IP)核實現(xiàn)各子濾波器。
3)DFT運算模塊
快速傅里葉變換(FFT)算法是計算離散傅里葉變換(DFT)的一種高效算法,是根據(jù)離散傅里葉變換的奇、偶、虛、實等特性,對DFT算法進行改進獲得的。FFT算法常用的實現(xiàn)架構(gòu)是基于多相濾波組模塊算法的實現(xiàn):將N點的數(shù)據(jù)序列通過逐次分解為(N-1)/2點,最終分解為基于兩點架構(gòu)的DFT進行計算。FFT算法可以去掉DFT算法中大量的重復(fù)運算部分。針對FFT算法在工程實踐中的應(yīng)用,為了便于FFT算法在FPGA中的實現(xiàn),各大FPGA生產(chǎn)商(Xilinx公司、Altera公司等)都推出了具有相關(guān)功能的IP(知識產(chǎn)權(quán))模塊庫。例如由Xilinx公司研發(fā)的針對其FPGA的FFT實現(xiàn)模塊(FFT V5.0 IP核),可以為用戶提供FFT算法的多種可選的相關(guān)計算參數(shù)、結(jié)構(gòu)、數(shù)據(jù)輸入輸出流的順序方式,便于根據(jù)用戶的需求快速容易地實現(xiàn)FFT算法,本文DFT運算模塊的實現(xiàn)可以采用已有的FFT IP核模塊進行硬件實現(xiàn)。
4)窄帶、寬帶信號檢測模塊與參數(shù)測量
較為常用的信號檢測算法有時域能量檢測法、時域自相關(guān)法及頻域譜分析法。其中時域能量檢測法運算量小,便于硬件實現(xiàn),且可以滿足系統(tǒng)設(shè)計的一般精度要求。本文使用FPGA實現(xiàn)寬、窄帶信號檢測時均采用此方法,主要過程為在時域上對其中相關(guān)信道輸出的連續(xù)N點數(shù)據(jù)進行能量累加,然后與預(yù)先設(shè)定的門限進行比較判定。如果累加值大于門限則認(rèn)為該信道中存在信號,并進一步測量對應(yīng)脈沖信號的信號類型,測量CF、PW、PA、TOA等參數(shù)。在FPGA硬件實現(xiàn)中可采取時域滑窗處理的方法,并行檢測處理所有信道中接收到的信號。
采用精簡指令集(RISC)架構(gòu)的PowerPC處理器,因其架構(gòu)具有可伸縮性好、方便靈活,具有較低的能量損耗以及較低的散熱量,在嵌入式領(lǐng)域具有非常好的表現(xiàn)。VxWorks是一種基于優(yōu)先級搶占式機制的多任務(wù)實時操作系統(tǒng),同時支持同優(yōu)先級任務(wù)的分時間片調(diào)度;它能通過任務(wù)間的同步機制(進程間通信機制、中斷處理、定時器和內(nèi)存管理機制),較好地管理各種獨立任務(wù)的執(zhí)行,使得每個任務(wù)能及時響應(yīng)并及時處理外部事件。因此,良好的可靠性和卓越的實時性使其被廣泛地應(yīng)用在通信、軍事、航空、航天等高精尖技術(shù)及實時性要求極高的領(lǐng)域中,可以為完成整個系統(tǒng)的實時信號處理提供很好的系統(tǒng)軟件支持。
針對各種嵌入式系統(tǒng)中的實時信號、數(shù)據(jù)處理方面,基于PowerPC和VxWorks的嵌入式板卡以其高性能、低功耗、高穩(wěn)定性、高實時性的特點,已成為了近年來嵌入式系統(tǒng)硬件及軟件實現(xiàn)架構(gòu)研究的熱點之一,且越來越多的相應(yīng)板卡出現(xiàn)在各種嵌入式產(chǎn)品中,其中包括軍工產(chǎn)品、航空航天設(shè)備等。其中,應(yīng)用較多的PowerPC處理器主要是Freescale公司的7448、8160D、8641D等[7]系列處理器;其特點是該處理器采用了內(nèi)置AltiVec模塊(提供了支持SIMD結(jié)構(gòu)的矢量浮點運算硬件加速單元)的e600內(nèi)核,具有很高的運算性能。
本文采用一種基于4塊8640D處理器的VPX通用處理板卡(貨架產(chǎn)品),在VxWorks實時操作系統(tǒng)的基礎(chǔ)上,利用8640D多處理器協(xié)同完成邏輯性較復(fù)雜的信號分選處理、單脈沖測角、數(shù)據(jù)融合、點跡航跡等模塊的實時處理任務(wù),實現(xiàn)示意框圖如圖6所示。該板卡集成了4片1 GHz雙核8640D處理器,總運算能力可達64GFLOPS,支持8GB DDR2存儲器,F(xiàn)FT運算的實測性能約為信號處理專用處理芯片ADS-TS201的1.5倍。
圖6 基于多PowerPC處理器的實現(xiàn)部分
使用本文設(shè)計的機載無源探測系統(tǒng),在遠(yuǎn)場條件下,可按照圖7所示測試驗證以下內(nèi)容:
(1)系統(tǒng)可以分選脈沖波、連續(xù)波等信號形式,并輸出輻射源的頻率、幅度、到達時間等特征參數(shù);
(2)系統(tǒng)可以使用寬帶接收機發(fā)現(xiàn)信號源喇叭的角度位置;
(3)通過引導(dǎo)雷達窄帶接收機,可以實現(xiàn)對遠(yuǎn)場信號源喇叭的角度定位及跟蹤處理,通過分選可以得到輻射源的重復(fù)周期、脈沖寬度等參數(shù);
(4)系統(tǒng)可以在較高的靈敏度下工作,實現(xiàn)對小信號輻射源的探測。
圖7 系統(tǒng)遠(yuǎn)場驗證
機載平臺上的主要傳感器雷達和電子支援措施(ESM)各自具有各的優(yōu)勢,在新的戰(zhàn)爭形勢下,機載雷達面臨著“四抗”的威脅,雷達的探測性能了很大的制約,光靠雷達的常規(guī)功能已很難滿足現(xiàn)代空戰(zhàn)的需要。本文通過在機載雷達常規(guī)具備的和差窄帶接收及處理通道的基礎(chǔ)上,增加一個能夠處理對應(yīng)雷達工作頻段的寬帶接收及處理通道,結(jié)合寬窄通道各自接收及處理的特點,給出了機載雷達一種無源探測方式的設(shè)計;希望能為擴展雷達相關(guān)工作方式的設(shè)計與實現(xiàn)方面的研究供一定參考作用。
[1] 王亞森,鮑慶龍,曹務(wù)紳,等.數(shù)字信道化IFM接收技術(shù)研究[J]. 雷達科學(xué)與技術(shù),2012,10(5):539-543.Wang Yasen,Bao Qinglong,Cao Wushen,et al.Rearch on a digital channelized IFM receiver[J].Radar Science and Technology,2012,10(5):539-543.
[2] 丁鷺飛,耿富錄,陳建春.雷達原理[M].4版.北京:電子工業(yè)出版社,2009.Ding Lufei,Geng Fulu,Chen Jianchun.The principles of radar[M].4th ed.Beijing:Publishing House of Electronics Industry,2009.
[3] 王海濱,馬 琦.一種基于PRI變換的雷達信號分選方法[J].現(xiàn)代電子技術(shù),2013,36(1):28-31.Wang Haibin,Ma Qi.Method of deintetleaving radar signal based on PRI transform algorithm[J].Modern Electronics Techique,2013,36(1):28-31.
[4] 李合生,韓 宇,蔡英武,等.雷達信號分選關(guān)鍵技術(shù)研究綜述[J].系統(tǒng)工程與電子技術(shù),2005,27(12):2035-2040.Li Hesheng,Han Yu,Cai Yingwu,et al.Overview of the crucial technology research for radar signal sorting[J].Systems Engineering and Electronics,2005,27(12):2035-2040.
[5] 黃桂根,傅有光,武月婷.一種改進的基于DTOA統(tǒng)計的信號分選算法[J].數(shù)據(jù)采集與處理,2011,26(4):430-435.Huang Guigen,F(xiàn)u Youguang,Wu Yueting.Improved radar signal deinterleaving algorithm based on DTOA histogram[J].Journal of Data Acquisition & Processing,2011,26(4):430-435.
[6] 翟彥彬,蔣志焱,張保寧.大規(guī)模RapidIO協(xié)議交換的FPGA 實現(xiàn)[J]. 現(xiàn)代雷達,2011,33(12):33-35.Zhai Yanbin,Jiang Zhiyan,Zhang Baoning.An implementation of large scale rapidIO switch on FPGA[J].Modern Radar,2011,33(12):33-35.
[7] 史鴻聲.雷達信息處理系統(tǒng)現(xiàn)狀及發(fā)展趨勢[J].雷達與對抗,2011,31(3):14-17.Shi Hongsheng.The status quo and development trend of radar information processing system[J].Radar& ECM,2011,31(3):14-17.