M.Dubois
電子計(jì)算機(jī)的架構(gòu)是一個(gè)快速發(fā)展的技術(shù)領(lǐng)域。隨著技術(shù)的發(fā)展和芯片上的特征尺寸縮小,可靠性、復(fù)雜性和電力/能源問(wèn)題已經(jīng)成為計(jì)算機(jī)設(shè)計(jì)中主要考慮的因素。
本書(shū)的基本意圖是闡述并行體系的結(jié)構(gòu)如何工作,今天的并行結(jié)構(gòu)如何分析正確的設(shè)計(jì),特別是在技術(shù)中的約束。書(shū)中還介紹新興技術(shù)的基本設(shè)計(jì)概念和挑戰(zhàn)。
全書(shū)分為9章:1.引言,介紹什么是計(jì)算機(jī)的體系結(jié)構(gòu)、并行體系結(jié)構(gòu)的組件和技術(shù)挑戰(zhàn);2.技術(shù)的影響,解釋幾個(gè)突出的失效機(jī)制: 瞬態(tài)故障、負(fù)偏壓溫度不穩(wěn)定性、電遷移和時(shí)間相關(guān)的介質(zhì)故障;3.處理器微體系結(jié)構(gòu),論述指令集的架構(gòu)、 無(wú)序執(zhí)行的靜態(tài)管道、超級(jí)流水線和超級(jí)的靜態(tài)機(jī)器;4.內(nèi)存的層次結(jié)構(gòu),討論內(nèi)存的層次結(jié)構(gòu)、緩存的層次和硬件支持的虛擬內(nèi)存概念;5.多處理器系統(tǒng),介紹為共享內(nèi)存和消息傳遞多處理器的編程模型;6.互連網(wǎng)絡(luò),論述互連網(wǎng)絡(luò)的基本設(shè)計(jì)概念、功能和結(jié)構(gòu),以及拓?fù)涞娜蝿?wù),切換策略和路由算法;7.相干、同步和內(nèi)存一致性,解釋在多處理器共享內(nèi)存中通信值的正確和可靠性;8.芯片多處理器,討論芯片多處理器(CMPs),涵蓋了不同架構(gòu)的CMP、事務(wù)性存儲(chǔ)、投機(jī)并行化和協(xié)助執(zhí)行的線程;9.定量評(píng)估,敘述對(duì)計(jì)算機(jī)體系結(jié)構(gòu)設(shè)計(jì)的定量評(píng)價(jià)方法。書(shū)的每一章都附有練習(xí)題。
本書(shū)可供并行計(jì)算機(jī)相關(guān)領(lǐng)域的大學(xué)生、研究生、教師、工程師和研究人員閱讀和參考。
吳永禮,研究員
endprint