摘要:功率反演算法可以通過(guò)實(shí)時(shí)調(diào)整天線陣列的權(quán)值,獲得對(duì)不同方向的干擾信號(hào)高的抑制比,在強(qiáng)干擾情況下獲取微弱的有用信號(hào)。本文進(jìn)行了功率反演算法FPGA實(shí)現(xiàn)的仿真分析,基于四元天線陣研究了陣列的抗干擾性能和計(jì)算步長(zhǎng)、仿真時(shí)間等因素對(duì)算法收斂和性能的影響,結(jié)果表明在對(duì)抗強(qiáng)干擾時(shí)抗干擾效果顯著,能顯著提高信干比,且算法易于工程實(shí)現(xiàn)。