劉冬 焦明華 程飛龍
摘要:該文在對(duì)SDRAM的結(jié)構(gòu)、接口和時(shí)序進(jìn)行了深入的研究和分析的基礎(chǔ)上研究了一種在圖像處理中實(shí)際應(yīng)用的基于FPGA的SDRAM控制器的設(shè)計(jì)方法。使用多個(gè)小的狀態(tài)機(jī)來(lái)實(shí)現(xiàn)SDRAM控制器內(nèi)部狀態(tài)的轉(zhuǎn)換。經(jīng)過(guò)FPGA硬件驗(yàn)證,功能時(shí)序滿足要求且能縮短數(shù)據(jù)讀寫的時(shí)間。
關(guān)鍵詞:SDRAM;控制器;verilog;FPGA
中圖分類號(hào):TP319 文獻(xiàn)標(biāo)識(shí)碼:A 文章編號(hào):1009-3044(2012)32-7816-03