陳華容
摘要:文中介紹了基于MAX+PLUSⅡ軟件為平臺用硬件描述語言VHDL進行電子線路設計時易出現(xiàn)的問題、原因及其解決辦法,并以實例作了較詳細的說明。
面對現(xiàn)代電子技術的迅速發(fā)展,傳統(tǒng)的電子設計技術將在很大程度上被EDA技術所取代。IEEE標準的硬件描述語言VHDL語言已成為EDA領域的首選硬件描述語言之一,但初學者在運用VHDL語言進行電子線路設計時容易出現(xiàn)很多問題。筆者根據(jù)這幾年的教學經驗,對用VHDL語言基于MAX+PLUSⅡ為平臺進行電子線路設計時易出現(xiàn)的問題、原因及其解決辦法作如下介紹。